原文出自:分頻器是指使輸出信號頻率為輸入信號頻率整數分之一的電子電路。在許多電子設備中如電子鐘、頻率合成器等,需要各種不同頻率的信號協(xié)同工作,常用的方法是以穩定度高的晶體振蕩器為主振源,通過(guò)變換得到所需要的各種頻率成分,分頻器是一種主要變換手段。早期的分頻器多為正弦分頻器,隨著(zhù)數字集成電路的發(fā)展,脈沖分頻器(又稱(chēng)數字分頻器)逐漸取代了正弦分頻器。下面以Verilog HDL 語(yǔ)言為基礎介紹占空比為50%的分頻器。1偶分頻偶分頻比較簡(jiǎn)單,假設為N分頻,只需計數到N/2-1,然后時(shí)鐘翻轉、計數清零,如此循環(huán)就可以得到N(偶)分頻。代碼如下。module fp_even(clk_out,clk_in,rst);output clk_out;input clk_in;input rst;reg [1:0] cnt;reg clk_out;parameter N=6;always @ (posedge clk_in or negedge rst)beginif(!rst) begin cnt = 0; clk_out = 0; endelse begin if(cnt==N/2-1) begin clk_out = !clk_out; cnt=0; end else cnt = cnt + 1; endendendmodule可以通過(guò)改變參量N的值和計數變量cnt的位寬實(shí)現任意偶分頻。偶分頻(N=6)的RTL原理圖:
本文引用地址:http://dyxdggzs.com/article/201710/365693.htm
偶分頻(N=6)的行為仿真結果:
2奇分頻實(shí)現奇數(N)分頻,分別用上升沿計數到(N-1)/2,再計數到N-1;用下降沿計數到(N-1)/2,再計數到N-1,得到兩個(gè)波形,然后把它們相或即可得到N分頻。代碼如下:module fp_odd(clk_out,clk_p,clk_n,clk_in,rst);output clk_out;output clk_p,clk_n;input clk_in,rst;reg [2:0] cnt_p,cnt_n;reg clk_p,clk_n;parameter N=5;always @ (posedge clk_in or negedge rst)begin if(!rst) cnt_p = 0; else if(cnt_p==N-1) cnt_p =0; else cnt_p = cnt_p + 1;endalways @ (posedge clk_in or negedge rst)begin if(!rst) clk_p = 0; else if(cnt_p==(N-1)/2) clk_p = !clk_p; else if(cnt_p==N-1) clk_p = !clk_p;endalways @ (negedge clk_in or negedge rst)begin if(!rst) cnt_n = 0; else if(cnt_n==N-1) cnt_n =0; else cnt_n = cnt_n + 1;endalways @ (negedge clk_in or negedge rst)begin if(!rst) clk_n = 0; else if(cnt_n==(N-1)/2) clk_n = !clk_n; else if(cnt_n==N-1) clk_n = !clk_n;endassign clk_out = clk_p | clk_n;endmoduleRTL SchemaTIc:
Simulate Behavioral Model:
同理,可以通過(guò)改變參量N的值和計數變量cnt_p和cnt_n的位寬實(shí)現任意奇分頻。3任意占空比的任意分頻在verilog程序設計中,我們往往要對一個(gè)頻率進(jìn)行任意分頻,而且占空比也有一定的要求這樣的話(huà),對于程序有一定的要求,現在在前面兩個(gè)實(shí)驗的基礎上做一個(gè)簡(jiǎn)單的總結,實(shí)現對一個(gè)頻率的任意占空比的任意分頻。比如: FPGA系統時(shí)鐘是50M Hz,而我們要產(chǎn)生的頻率是880Hz,那么,我們需要對系統時(shí)鐘進(jìn)行分頻。很容易想到用計數的方式來(lái)分頻:50000000/880 = 56818。顯然這個(gè)數字不是2的整冪次方,那么我們可以設定一個(gè)參數,讓它到56818的時(shí)候重新計數就可以實(shí)現了。程序如下:module div(clk, clk_div);input clk;output clk_div;reg [15:0] counter;always @(posedge clk)if(counter==56817) counter = 0;else counter = counter+1;assign clk_div = counter[15];endmodule分頻的應用很廣泛,一般的做法是先用高頻時(shí)鐘計數,然后使用計數器的某一位輸出作為工作時(shí)鐘進(jìn)行其他的邏輯設計,上面的程序就是一個(gè)體現。下面我們來(lái)算一下它的占空比:我們清楚地知道,這個(gè)輸出波形在counter為0到32767的時(shí)候為低,在32768到56817的時(shí)候為高,占空比為40%多一些,如果我們需要占空比為50%,那么我們需要再設定一個(gè)參數,使它為56817的一半,使達到它的時(shí)候波形翻轉,就可以實(shí)現結果了。程序如下:module div(clk, clk_div);input clk;output clk_div;reg [14:0] counter;always @(posedge clk)if(counter==28408) counter = 0;else counter = counter+1;reg clk_div;always @(posedge clk) if(counter==28408) clk_div = ~clk_div;endmodule繼續讓我們來(lái)看如何實(shí)現任意占空比,比如還是由50 M分頻產(chǎn)生880Hz,而分頻得到的信號的占空比為30%。56818&TImes;30%=17045module div(clk,reset,clk_div,counter);input clk,reset;output clk_div;output [15:0] counter;reg [15:0] counter;reg clk_div;always @(posedge clk)if(!reset) counter = 0;else if(counter==56817) counter = 0;else counter = counter+1;always @(posedge clk)if(!reset) clk_div = 0;else if(counter17045) clk_div = 1;else clk_div = 0;endmoduleRTL級描述:
仿真結果:
4小結通過(guò)以上幾個(gè)例子對比不難發(fā)現,借助計數器來(lái)實(shí)現任意點(diǎn)空比的任意分頻的方法簡(jiǎn)單,且用verilog語(yǔ)言進(jìn)行行為描述時(shí),代碼簡(jiǎn)潔、易懂、通用。通過(guò)以上的學(xué)習,對分頻器有了比較深刻的認識,將在以后的學(xué)習中會(huì )有廣泛的應用。
評論