VHDL結構體的行為描述法
所謂結構體的行為描述(behavioral descriptions),即對設計實(shí)體按算法的路徑來(lái)描述。行為描述在EDA工程中稱(chēng)為高層次描述或高級描述,原因有以下兩點(diǎn):
本文引用地址:http://dyxdggzs.com/article/201706/349498.htm
(1)實(shí)體的行為描述是一種抽象描述,而不是某一個(gè)器件,對電子設計而言,是高層次的概括,是整體設計功能的定義,所以稱(chēng)為高層次描述。
(2)從計算機領(lǐng)域而言,行為描述和高級編程語(yǔ)言類(lèi)似,所以計算機業(yè)內人士通常稱(chēng)之為高級描述。
當用順序執行結構體的行為描述時(shí),設計工程師可為實(shí)體定義一組狀態(tài)時(shí)序機制,不需要互連表,無(wú)須關(guān)注實(shí)體的電路組織和門(mén)級實(shí)現,這些完全由EDA工具綜合生成,設計工程師只需注意正確的實(shí)體行為、準確的函數模型和精確的輸出結果。例1-6為比較器的行為描述。
【例1-6】 結構體的行為描述
LIBRARY IEEE;
USE IEEE std_logic_1164.ALL;
ENTITY comparator IS
PORT (a,b:IN std_logic_vector(7 downto 0);
g:out std_logic);
END comparator;
ARCHITECTURE behavioral OF comparator
BEGIN
Comp:PROCESS(a,b)
BEGIN
IF a = b THEN
G <='1';
ELSE
G <='0';
END IF;
END process comp;
END behavioral;
實(shí)體的結構體采用一個(gè)簡(jiǎn)單的算法描述了實(shí)體行為,定義了實(shí)體的功能。
輸入8位數a和b,若a=b,則實(shí)體輸出G=1;若a≠b,則實(shí)體輸出G=0。輸出取決于輸入條件。
進(jìn)程標志comp是進(jìn)程順序執行的開(kāi)始,END process comp是進(jìn)程的結束。
保留字process(a,b)中,a、b為敏感表,即a、b每變化一次就有一個(gè)比較結果輸出。實(shí)體輸出是動(dòng)態(tài)的G值,時(shí)刻代表著(zhù)a、b的比較結果。
評論