FPGA驗證之功能仿真和時(shí)序仿真的區別與方法
這里我們使用一個(gè)波形發(fā)生器作為例子,來(lái)說(shuō)明如何使用Modelsim對Quartus II生成的IP Core和相應的HDL文件進(jìn)行功能仿真和時(shí)序仿真。這個(gè)例子里面使用到了由Quartus II生成的一個(gè)片上ROM存儲單元。這種存儲單元和RAM一樣,都是基本的FPGA片上存儲單元,在以后的設計里面會(huì )經(jīng)常使用到。
本文引用地址:http://dyxdggzs.com/article/201612/328598.htm功能仿真
(1)在Quartus II中設置第三方仿真工具,選擇“Assignments-Settings-EDA Tool Settings-Simulation”,選擇“ModelSim-Verilog”。如圖1所示。
圖1 EDA工具設置
(2)編譯工程。編譯帶有IP Core的工程文件。
(3)編譯完成后會(huì )在工程目錄下生成“simulation-modelsim”的目錄,如圖2所示。其中包含了3個(gè)文件:“.vo”是仿真網(wǎng)表文件,可以用來(lái)代替設計文件;“.xrf”是Quartus編譯生成的信息文件;“.sdo”是工程延時(shí)信息。
圖2 編譯生成文件(4)加入仿真庫文件。
仿真庫的路徑為“C:alteraquartus50edasim_lib”,包含了如下3個(gè)仿真庫文件。
· 220model.v:帶有用戶(hù)原語(yǔ)類(lèi)型的Quartus自帶的IP核的庫文件。
· altera_mf.v:Quartus自帶的IP核的庫文件。
· cyclone_atoms.v:相應系列的器件庫。
在本例中需要添加altera_mf.v,cyclone_atoms.v兩個(gè)庫文件。
(5)將測試文件粘貼到剛才生成的目錄中,如圖3所示。
圖3 添加測試文件
(7)打開(kāi)modelsim。
(8)創(chuàng )建工程并添加源文件,如圖4所示。
圖4 為工程添加源文件(9)編譯工程。結合庫文件一起進(jìn)行編譯、如圖5和6所示。
圖6 全部編譯后
(10)修改wave.vo文件。將文件中的延時(shí)信息注釋掉,即:
//initial $sdf_annotate("WAVE_v.sdo");
(11)重新編譯wave.vo文件。
時(shí)序仿真
(1)將功能仿真第(10)步中對wave.vo文件做的注釋改回來(lái),重新進(jìn)行編譯。
(2)重新打開(kāi)開(kāi)始仿真對話(huà)框,選擇頂層模塊。
(3)選擇“SDF”選項卡。
(4)加入“.sdo”文件,將兩個(gè)SDF Options都選中。
(5)和功能仿真一樣,為波形窗口添加信號,開(kāi)始進(jìn)行仿真。
(6)通過(guò)波形圖,查看時(shí)序仿真的延時(shí)。
評論