太有才呢!工程師純散文體理解運放
說(shuō)實(shí)話(huà),我最怕的就是解決運放使用的問(wèn)題,最喜歡的也是用運放解決問(wèn)題,一個(gè)孩子送了我一些進(jìn)口啤酒讓我給他講講如何規避運放使用誤區,我喝了后就開(kāi)始胡說(shuō)了。
本文引用地址:http://dyxdggzs.com/article/201611/340535.htm1、選運放要在雙電源供電和單電源供電方式下做出迅速決定,原則上講所有的運放都可以單電源供電,只不過(guò)是信號地的問(wèn)題制約了你,特別是目前的低功耗CMOS運放使得很多人認為雙電源供電的運放落伍,實(shí)際不然,如果在運放應用初級階段沒(méi)什么把握建議從正負雙電源供電的運放開(kāi)始玩,成功率相對高。

2、運放應用設計是在速度與功耗,噪音與功耗,精度與速度的權衡中做出最佳決策,別去追求你不需要的性能指標,那樣也是一種浪費。學(xué)習德國人用LM224做個(gè)跟隨器做成的低通濾波器就是一門(mén)藝術(shù)手法。
3、單電源供電CMOS運放沒(méi)有你想象的那樣能隨你所愿,電路上和雙電源使用的運放沒(méi)有任何區別。最起碼它有時(shí)就是不輸出0就夠煩你,另外它要處理失調絲毫不那么簡(jiǎn)單,有AD的系統可千萬(wàn)別輕視失調對LSB的影響。
4、差動(dòng)接法如果用單電源CMOS運放搭不一定工作正常,尤其共模抑制比等性能不好提高,有時(shí)還要防振蕩。還有一點(diǎn)就是目前的5V供電CMOS運放由于有效作用范圍變窄,噪音變得也就敏感多了。

5、基準使用時(shí)慎用運放添足,尤其做面對需要5V模擬的時(shí)候,下圖中的讓DA輸出5V就要慎重選用,圖中的運放是軌對軌的供電的CMOS運放,千萬(wàn)別忽視了5V供電的運放可沒(méi)法輸出5V的事實(shí),哪怕50mv差距對基準來(lái)說(shuō)麻煩來(lái)了,當然尺子不準了。

6、不是所有的運放都有“負軌” 的能力,很多單電源供電的運放的輸入可以到-0.5V或更多,別忘好好看看datasheets,大多數CMOS單電源供電的運放真怕負的,而且壞得幾乎沒(méi)有什么覺(jué)察,沒(méi)譜的情況下更要學(xué)會(huì )使用鉗位電路,這太重要了,下圖有時(shí)也要留著(zhù)位置,使用一個(gè)封裝內的雙二極管,招數還有很多,不唯一不限制,但也要考慮負作用。

評論