<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 基于Verilog HDL的SVPWM算法的設計與仿真

基于Verilog HDL的SVPWM算法的設計與仿真

作者: 時(shí)間:2016-10-16 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:空間矢量脈寬調制算法是控制方面的研究熱點(diǎn),廣泛應用于三相電力系統中?;谟布腇PGA/CPLD芯片能滿(mǎn)足該算法對處理速度、實(shí)時(shí)性、可靠性較高的要求,本文利用Verilog HDL實(shí)現空間矢量脈寬調制算法,設計24矢量7段式的實(shí)現方法,對轉速調節和轉矩調節進(jìn)行仿真,驗證了設計的實(shí)現結果與預期相符。

本文引用地址:http://dyxdggzs.com/article/201610/307866.htm

關(guān)鍵詞:空間矢量脈寬調制;交流永磁;;

在大容量、高電壓場(chǎng)合已得到了廣泛應用,逆變器控制策略種類(lèi)繁多,其中空間矢量脈寬調制(SVPWM)算法具有凋制比較大、能夠優(yōu)化輸出電壓波形、易于數字實(shí)現、母線(xiàn)電壓利用率高等優(yōu)點(diǎn),是此方面研究的熱點(diǎn)。隨著(zhù)新型電力電子器件及芯片的迅速普及,逆變器SVPWM算法將廣泛應用于三相電力系統中,尤其是交流永磁(PMSM)的調速控制。目前常用的SVPWM算法實(shí)現工具是單片機或者DSP芯片,但SVPWM算法對處理速度、實(shí)時(shí)性、可靠性方面要求較高,基于硬件的FPGA/CPLD芯片恰能更好地滿(mǎn)足這些要求,據此本文利用硬件描述語(yǔ)言Verilog HDL實(shí)現SVPWM算法,根據三相兩級PMSM的物理模型以及兩電平電壓型逆變器的原理,設計24矢量7段式實(shí)現方法,并仿真轉速調節和轉矩調節時(shí)的 SVPWM波形。

1 PMSM的物理模型及逆變器原理

SVPWM算法實(shí)現時(shí),將永磁同步電機和逆變器視為一體,產(chǎn)生的三相波形控制逆變器各橋臂主管的開(kāi)關(guān)狀態(tài),從而驅動(dòng)電機工作。

1.1 PMSM的物理模型及定子坐標系

理想情況下,忽略定子鐵芯和轉子鐵芯的損耗以及電動(dòng)機參數的變化,三相兩級PMSM的物理模型如圖1所示。

a.jpg

其中,定子的三相繞組UX、VY、WZ在圓空間呈對稱(chēng)分布,U、V、W為各繞組的首端,X、Y、Z為尾端。相電流的正方向為首端流出電流、尾端流入電流,根據安培定則,各繞組產(chǎn)生的磁場(chǎng)方向為繞組軸線(xiàn)的正方向,即UX繞組軸線(xiàn)正方向為A,如圖1所示,其他兩相同理,正方向分別為B、C。

A、B、C三個(gè)方向構成一個(gè)三相靜止坐標系——ABC坐標系(即定子坐標系,3個(gè)方向之間夾角均為120°)。SVPWM算法正是基于該三相坐標系的。

1.2 兩電平電壓型逆變器原理

兩電平電壓型逆變器是一種較為常用的逆變器,主要電路由三個(gè)橋臂組成,每個(gè)橋臂有兩個(gè)三極管和兩個(gè)二極管。

電壓型逆變器一般采用180°導通控制方法,任何時(shí)刻都有不同的乏支主管導通,同一相的上下兩個(gè)橋臂的主管交替導通,各自導通半個(gè)周期。

2 SVPWM原理

逆變器根據控制信號控制各橋臂主管的導通與截止,輸出A、B、C三相到電機,驅動(dòng)電機工作。通過(guò)對逆變器控制信號進(jìn)行處理,可以對電機工作狀態(tài)實(shí)時(shí)控制。

空間矢量脈寬調制宜于數字控制器實(shí)現,具有輸出電流波形良好、直流環(huán)節電壓的利用率較高等優(yōu)點(diǎn),應用廣泛。

用SA、SB、SC表示兩電平電壓型逆變器V1、V3、V5的開(kāi)關(guān)狀態(tài)(1表示導通),V2、V4、V6分別與之相反。逆變器輸出的基本電壓空間矢量如圖2所示,其中Ux(1,2,…,6)后面括號內數字分別對應SA、SB、SC。

b.jpg

八個(gè)電壓矢量中:U0與U7為零電壓矢量;其余為非零電壓矢量,幅值均為|Us|=2Ud/3。當一個(gè)電壓空間矢量ug位于兩個(gè)基本空間矢量之間時(shí),依據平行四邊形定則合成,圖中以處于U4與U6之間的電壓空間矢量為例,兩個(gè)基本電壓空間矢量作用的時(shí)間分別為t1和t2,則:

c.jpg

由于t1+t2≤tg,多余的時(shí)間就平均分配給兩個(gè)零電壓矢量U0與U7,兩者的作用不影響逆變器輸出電壓矢量的積分。

采用七段式SVPWM,輸出的三相電壓波形對稱(chēng)性好,諧波比較少。扇區1中各電壓矢量時(shí)間分配圖如圖3所示,其他扇區同理。

d.jpg

3 SVPWM的實(shí)現方法

SVPWM廣泛應用于三相電力系統中,通過(guò)對轉速和轉矩的控制,實(shí)現對電機狀態(tài)的實(shí)時(shí)控制。利用Verilog HDL仿真實(shí)現時(shí),主要涉及轉速控制、轉矩控制和SVPWM波形產(chǎn)生,據此設計模塊如圖4所示。

e.jpg

3.1 轉速模塊

轉速模塊依據給定的轉速輸入信號(分頻數),通過(guò)對系統時(shí)鐘進(jìn)行分頻,得到控制時(shí)鐘。利用100 MHz系統時(shí)鐘的上升沿和下降沿對控制時(shí)鐘進(jìn)行翻轉,得到對應轉速的控制時(shí)鐘,不同頻率的控制時(shí)鐘對應電機的轉速如表1所示。

f.jpg

3.2 轉矩模塊

轉矩模塊根據控制時(shí)鐘和給定轉矩,計算出4種θ對應的t1、t2、t0的值,從而得到各矢量的各開(kāi)關(guān)狀態(tài)下的持續時(shí)間(即圖4中的時(shí)間參數)。由第2節可知,式(2)中θ為ug與所在扇區中的基本電壓空間矢量U4、U2或U1之間的夾角。Verilog HDL實(shí)現時(shí),采用了24個(gè)電壓矢量,即每扇區4個(gè)矢量,則分別為7.5°、22.5°、37.5°、52.5°。

由于不同轉矩時(shí)計算t1、t2的值,不能使用常規乘除法,只能通過(guò)左移、右移分別進(jìn)行乘以2、除以2的運算,且當t1+t2=tg時(shí),ug的最小值為:

g.jpg

所以設計ug=1Ud/2和ug=1Ud/3兩組基本時(shí)間參數,跟據式(2)分別得到t1、t2的值如表2所示。轉矩輸入信號的MSB選擇基本時(shí)間參數,其他比特位數值表示基本時(shí)間參數右移位數(即基本時(shí)間參數除以該數值)。

h.jpg

圖3中T0、T7均等于t0/2=(tg-t1-t2)/2,根據轉矩輸入信號選擇基本時(shí)間參數,并進(jìn)行向右移位操作,計算出不同θ對應的7個(gè)開(kāi)關(guān)狀態(tài)的持續時(shí)間。

3.3 狀態(tài)機模塊

狀態(tài)機模塊利用控制時(shí)鐘進(jìn)行狀態(tài)轉換,矢量狀態(tài)有24個(gè),開(kāi)關(guān)狀態(tài)有7個(gè),24個(gè)矢量狀態(tài)從前到后循環(huán)轉換,每個(gè)矢量狀態(tài)下的7個(gè)開(kāi)關(guān)狀態(tài)依先后順序轉換一遍,開(kāi)關(guān)順序如表3所示,各自持續時(shí)間通過(guò)計數器計數值與對應時(shí)間參數比較而得到。如圖3所示,設兩個(gè)非零電壓矢量中,與零矢量U0相鄰的是ua另一個(gè)是ub,可知ua必須是U4、U2、U1中的一個(gè),ub必須是U6、U3、U5中的一個(gè),具體如表3所示。

i.jpg

3.4 波形產(chǎn)生模塊

波形產(chǎn)生模塊根據矢量狀態(tài)和開(kāi)關(guān)狀態(tài),決定三相的輸出電壓矢量(U0,U1,…,U7)。24個(gè)矢量狀態(tài)分別位于6個(gè)扇區中,依據矢量對應的開(kāi)關(guān)狀態(tài)選擇輸出電壓矢量,各扇區中矢量的開(kāi)關(guān)順序如表3所示。

4 仿真驗證

使用Active-HDL軟件進(jìn)行仿真驗證,建立仿真模塊,提供系統時(shí)鐘和復位信號,設定不同轉速輸入信號及轉矩輸入信號進(jìn)行仿真,下面以部分仿真截圖對設計進(jìn)行驗證。

4.1 轉速調節仿真

轉速調節仿真時(shí),設定相同轉矩ug=1Ud/3,對比兩種不同轉速仿真如下。

由表1可知,系統時(shí)鐘分頻數設定為1時(shí),對應轉速為100 r/s,即周期為10 ms,如圖5所示,最下面是24個(gè)矢量狀態(tài)的十六進(jìn)制數,仿真顯示一個(gè)周期約10 ms,由于計數器值為整數,計算時(shí)對小數進(jìn)行了四舍五人,并且仿真開(kāi)始存在一定時(shí)間對變量進(jìn)行初始化,所以存在很小的誤差,結果符合預期。系統時(shí)鐘分頻數設定為4時(shí),對應轉速為25 r/s,即周期為40ms,如圖6所示,仿真結果符合預期。

j.jpg

k.jpg

4.2 轉矩調節仿真

轉矩調節仿真時(shí),設定相同轉速100 r/s,對比3種不同轉矩仿真結果。

圖5(見(jiàn)4.1小節)、圖7、圖8分別是ug=1Ud/3、ug=1Ud/4、ug=1Ud/8時(shí)的仿真結果。由三相電機PWM調制原理得知,三種轉矩情況下,波形的基波分量的絕對值依次降低,仿真波形符合預期。

l.jpg

5 結束語(yǔ)

文中針對24矢量7段式SVPWM算法設計實(shí)現方法,基于Verilog HDL進(jìn)行軟件仿真,主要仿真不同轉速、轉矩時(shí)的SVPWM波形、驗證了設計達到了預期的效果。

在SVPWM實(shí)際應用中,通常都會(huì )插入死區時(shí)間,防止逆變器橋臂發(fā)生瞬間短路,本文的設計實(shí)現沒(méi)有對此進(jìn)行設計,后期可以改進(jìn)這一點(diǎn),同時(shí),可以利用相關(guān)FPGA/CPLD綜合軟件下載到硬件,進(jìn)行硬件實(shí)現。



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>