<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 技術(shù)分析:時(shí)鐘寬帶GSPS JESD204B ADC

技術(shù)分析:時(shí)鐘寬帶GSPS JESD204B ADC

作者: 時(shí)間:2016-05-06 來(lái)源:網(wǎng)絡(luò ) 收藏

  隨著(zhù)使用多模數轉換器(ADC)的高速信號采集應用的復雜性提高,每個(gè)轉換器互補時(shí)鐘解決方案將決定動(dòng)態(tài)范圍和系統的潛在能力。 隨著(zhù)新興每秒一千兆樣本(GSPS) ADC的采樣速率和輸入帶寬提高,系統的分布式采樣時(shí)鐘的能力和性能變得至關(guān)重要。 以高頻測量為目標的系統解決方案,例如電氣測量?jì)x器儀表和多轉換器陣列應用,將需要尖端的時(shí)鐘解決方案。

本文引用地址:http://dyxdggzs.com/article/201605/290788.htm

  選擇專(zhuān)門(mén)的輔助時(shí)鐘解決方案對防止ADC動(dòng)態(tài)范圍受限非常重要。 根據目標輸入帶寬和頻率,時(shí)鐘抖動(dòng)可能會(huì )反過(guò)來(lái)限制ADC的性能。 轉換器的高速JESD204B串行接口的低抖動(dòng)和相位噪聲、分配鏈路和對齊能力都是對優(yōu)化系統性能極其重要的時(shí)鐘屬性。

  支持帶JESD204B輸出ADC的多通道低抖動(dòng)GHz時(shí)鐘解決方案繼續在業(yè)內激增。 設計工程師問(wèn)我們該如何為其GSPS ADC選擇合適的時(shí)鐘解決方案。 下面就是答案和對與將時(shí)鐘解決方案與特殊ADC配對產(chǎn)生的技術(shù)影響相關(guān)的部分常見(jiàn)討論的分析。

  第2或第3奈奎斯特頻率區域對寬帶GSPS ADC使用高輸入頻率需要較低的抖動(dòng)和高速時(shí)鐘。 時(shí)鐘抖動(dòng)對ADC性能有什么影響?

  由于采用GSPS ADC和直接RF采樣的系統中使用高頻率輸入信號,因此時(shí)鐘抖動(dòng)對系統性能的影響越來(lái)越大。 固定量的時(shí)鐘抖動(dòng)可能不會(huì )對具有低頻輸入的系統性能產(chǎn)生限制。 隨著(zhù)ADC輸入頻率提高,相同固定量的時(shí)鐘抖動(dòng)會(huì )對系統的信噪比(SNR)產(chǎn)生影響。 ADC的SNR定義為信號功率或噪聲與輸入ADC的總非信號功率的對數比。

  在較高頻率下對快速上升時(shí)間信號進(jìn)行采樣時(shí),具有已知量時(shí)鐘抖動(dòng)的ADC采樣時(shí)刻將產(chǎn)生更大或更模糊的采樣電壓增量(dV)。 這是因為,高頻信號的壓擺率比低頻信號大。 圖1所示為這種關(guān)系的一個(gè)示例:

    

 

  圖1

  ADC時(shí)鐘出現固定量的時(shí)鐘抖動(dòng)(dt)后,更高頻率的輸入信號將具有一個(gè)更大的采樣電壓誤差dV,此誤差與更低頻率的輸入信號相關(guān)聯(lián)。 這會(huì )對ADC的動(dòng)態(tài)范圍能力產(chǎn)生直接影響。

  峰峰值和rms(均方根即平方)抖動(dòng)之間的區別是什么?

  時(shí)鐘信號有兩類(lèi)抖動(dòng)會(huì )直接影響ADC的性能: 隨機抖動(dòng)(RJ)和確定性抖動(dòng)(DJ)。 確定性抖動(dòng)源自一個(gè)可識別的干擾信號,其幅度大小是有界的。 它由所有其他無(wú)用信號特性產(chǎn)生,這些特性包括串擾、電磁干擾(EMI)輻射、電源噪聲以及同步開(kāi)關(guān)等周期性調制。 確定性抖動(dòng)在時(shí)鐘信號上將表現為雜散信號。 這些無(wú)用信號還會(huì )在A(yíng)DC產(chǎn)生的數字頻譜上表現為雜散信號。

  隨機抖動(dòng)的大小沒(méi)有界,而且是高斯抖動(dòng)。 它可由較不可預測的影響產(chǎn)生,例如溫度和小型半導體工藝變化。 如果ADC采樣時(shí)鐘上存在足夠的隨機抖動(dòng),則可能提高數據轉換器上的噪聲頻譜密度(NSD)。 將每個(gè)RJ和DJ均方根的大小(RSS)相加便可以確定全部抖動(dòng)對ADC采樣時(shí)鐘的影響。

  典型時(shí)鐘信號上的隨機抖動(dòng)大小直方圖應為完全正常的高斯分布。 抖動(dòng)的任何附加確定性分量都將產(chǎn)生雙峰分布。 通過(guò)進(jìn)行大量時(shí)序測量并確定最小和最大的抖動(dòng)偏差,可測量峰峰值抖動(dòng)。 隨著(zhù)更多測量的進(jìn)行,最小和最大抖動(dòng)將最終繼續擴大絕對峰峰值。 有效的測量必須是固定的時(shí)間和測量樣本數量。 因此,絕對峰峰抖動(dòng)值并不是特別有用,除非是基于標準偏差已知的高斯分布。

  均方根抖動(dòng)是高斯曲線(xiàn)內一個(gè)標準偏差的值。 即使被測樣本大小增加,該值也幾乎不會(huì )變化。 這也意味著(zhù),均方根抖動(dòng)值比峰峰抖動(dòng)值更有意義,并且更易測量。 要使均方根抖動(dòng)的大小有意義,總抖動(dòng)必須是高斯分布。 變形的高斯分布圖表示存在確定性抖動(dòng)分量。 如果可能,應識別出確定性抖動(dòng)分量的根本原因并將其緩和或消除。

    

 

  圖2

  盡管一個(gè)理想時(shí)鐘信號的所有功率均應在單個(gè)頻點(diǎn)內,但實(shí)際的時(shí)鐘解決方案會(huì )有一些“相位噪聲波裙”大小。 只有隨機抖動(dòng)的時(shí)鐘信號將形成高斯分布。 任何確定性抖動(dòng)都將使理想的高斯分布圖變形。 曲線(xiàn)上任意點(diǎn)的相位噪聲功率可從F0處的峰值到F0 + Fm處的目標頻點(diǎn)測得。

  ADC的輸入時(shí)鐘抖動(dòng)將如何降低SNR和NSD的性能?

  ADC的NSD是轉換器的主要性能指標之一。 NSD定義單位帶寬條件下的整個(gè)噪聲功率(在相應ADC采樣頻率(fS)采樣)。 NSD是ADC的滿(mǎn)量程信噪比(SNRFS)與任意時(shí)鐘抖動(dòng)下降和噪聲分布于頻譜的奈奎斯特帶寬(fS/2)的函數。 任意采樣時(shí)間誤差都將導致噪聲信號功率的某些部分下降。

  隨著(zhù)時(shí)鐘抖動(dòng)增加,目標采樣信號功率的某些部分將以快速傅里葉變換(FFT)散布到其分立頻點(diǎn)外,隨后將變?yōu)樵肼暪β实囊徊糠帧?nbsp;這是因為時(shí)鐘信號相位噪聲附近的信號的采樣時(shí)間不理想。 圖2顯示了相位噪聲“波裙”如何從頻域中的理想目標信號泄放功率的直觀(guān)示例。

    

 

  圖3

  以1 GSPS工作的ADC的理想NSD性能受rms編碼時(shí)鐘抖動(dòng)限制。 時(shí)鐘的均方根抖動(dòng)可能會(huì )限制ADC在更高輸入頻率下的動(dòng)態(tài)范圍。

  要得到ADC的總SNR下降值,應計算抖動(dòng)噪聲功率和ADC在目標信號頻率下的標準SNR的和的平方根。 當ADC采樣時(shí)鐘抖動(dòng)足夠低時(shí),SNRadc = SNR下降,因為轉換器的內部孔徑抖動(dòng)和非線(xiàn)性將限制其SNR。 相反地,抖動(dòng)逐漸增大的采樣時(shí)鐘將最終變成ADC SNR性能的限制因素。 這會(huì )越來(lái)越明顯,因為目標信號的頻率更高。 所有可實(shí)現ADC的輸出噪聲受SNR性能限制。 隨著(zhù)輸入電平增大或減小,抖動(dòng)噪聲分量將相應地變化。

  ADC的NSD可通過(guò)將ADC的滿(mǎn)量程輸入功率減去噪聲功率的SNR下降值計算出,SNR下降值是奈奎斯特頻率的函數。 通過(guò)下式可得出此值。

  NSDADC = PowerADC_FS– SNR下降(dBFS) – 10log(fS/2)

    

 

  圖4

  此圖顯示了一個(gè)14位寬帶轉換器,該轉換器在低模擬輸入頻率(<100 MHz)下被內部ADC量化和線(xiàn)性限制為–155 dBFS/Hz NSD,無(wú)論外部均方根時(shí)鐘抖動(dòng)是否達到200 fs。 這種情況下,系統時(shí)鐘抖動(dòng)將根據其均方根幅度確定高模擬輸入頻率(>100 MHz)下的NSD性能。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: 時(shí)鐘寬帶 GSPS

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>