硬件仿真器功能升級,Mentor Veloce再添Apps
硬件仿真已有四十年的發(fā)展歷史,芯片復雜性的不斷提高驅動(dòng)了硬件仿真的發(fā)展(圖1)。
本文引用地址:http://dyxdggzs.com/article/201603/287513.htm“相比軟件仿真,硬件仿真的速度快1000到20000倍;并且在軟件仿真中不能找到癥結所在,例如在Linux上運行的應用功率分析,進(jìn)行性能分析,找到那些在數十億時(shí)鐘循環(huán)中的錯誤;硬件仿真器可以在芯片出來(lái)之前進(jìn)行全面的軟硬件驗證?!盡entor Graphics公司硬件仿真部產(chǎn)品市場(chǎng)經(jīng)理Gabriele Pulini稱(chēng)。目前,在開(kāi)拓主流市場(chǎng)后,硬件仿真平臺已成為硬件、軟件和系統驗證流程中的強大資源。
Veloce 硬件加速仿真平臺是 Mentor Enterprise Verification Platform (EVP) 的核心技術(shù)。EVP 通過(guò)將高級驗證技術(shù)融合在一個(gè)綜合性平臺中,提高了 ASIC 和 SoC 功能驗證的生產(chǎn)率。
近日,Mentor宣布推出用于Veloce硬件仿真平臺的三款新應用程序,包括 Veloce Deterministic ICE、Veloce DFT 和 Veloce FastPath,可以解決復雜 SoC 和系統設計中的關(guān)鍵系統級驗證難題。這些應用程序在升級的 Veloce OS3 操作系統上運行,而新的操作系統極大加快了設計編譯周期、門(mén)級流程和結果重新檢查(“可見(jiàn)性時(shí)間”)。相比以硬件為中心的策略,Veloce OS3 上的 Veloce Apps組合使用可以更快速地向更多工程師提供更豐富的功能。
每種新型 Veloce Apps均可解決一項特定驗證問(wèn)題:
?Veloce Deterministic ICE 在調試過(guò)程中加入了 100%可見(jiàn)性和可重復性,從而克服了電路內仿真 (ICE) 環(huán)境的不可預知性,并可使用其他“基于虛擬的”使用模型;
?Veloce DFT 可提升流片之前的可測試性設計 (DFT) 驗證速度,從而最大程度地降低了災難性故障的風(fēng)險,并極大減少了 DFT 插入后驗證設計的運行時(shí)間;
?Veloce FastPath在驗證使用更快速的模型的多時(shí)鐘域的SoC設計中優(yōu)化硬件仿真性能。
這些新型 Veloce Apps已加入 Veloce Power、Veloce Enterprise Server 和其他應用程序中(圖2),擴充了可用于 Veloce 硬件仿真平臺的軟件創(chuàng )新陣容。
在圖2中,Veloce Apps運行在Veloce OS3 操作系統上,新的OS3為 Veloce 平臺增加了軟件可編程性和資源管理,使其更容易添加可提高硬件仿真加速器投資回報(ROI)的全新使用模型。Veloce的硬件機器有Quattro、 Maximus和Double Maximus三種。
本文來(lái)源于中國科技期刊《電子產(chǎn)品世界》2016年第2期第84頁(yè),歡迎您寫(xiě)論文時(shí)引用,并注明出處。
評論