基于CPLD的多路數據采集系統的設計
2.2 數據處理電路
數據處理電路通過(guò)VHDL程序實(shí)現,該電路的主要功能是對外部輸入信號進(jìn)行循環(huán)檢測,當k1為1時(shí),該器件處于數據采集和處理模式。這里的數據處理就是對其輸入的數字信號進(jìn)行擴大2倍或縮小到原來(lái)的1/2,其中fun用來(lái)選擇輸入方式。在采集數據的時(shí)候還可以選擇所采數據是ADC0809中的哪一路,并完成在七段數碼器上顯示。其原理如圖3所示。本文引用地址:http://dyxdggzs.com/article/195107.htm
2.3 數據輸出電路
數據輸出電路由數/模轉換器DAC0832實(shí)現,ADC0832為8位分辨率A/D轉換芯片,其內部電源輸入與參考電壓的復用,使得芯片的模擬電壓輸入在0~5 V之間。D/A轉換結果采用電流形式輸出。應得到相應的模擬電壓信號,所以通過(guò)一個(gè)高輸入阻抗的線(xiàn)性運算放大器實(shí)現。其連線(xiàn)如圖4所示。
評論