<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 測試測量 > 設計應用 > 基于PCI總線(xiàn)集成電路測試儀接口設計

基于PCI總線(xiàn)集成電路測試儀接口設計

作者: 時(shí)間:2012-07-17 來(lái)源:網(wǎng)絡(luò ) 收藏

本設計的接口選用的是。(Peripheral Component Interconnect)是一種由NI公司于1997年發(fā)布的基于計算機測量和自動(dòng)化平臺的一種全新的開(kāi)放性、模塊化儀器規范。總線(xiàn)采用32位突發(fā)方式傳輸的局部總線(xiàn),工作頻率可達33 MHz,支持32 b/64 b的數據傳輸,并支持多總線(xiàn)主控和線(xiàn)性突發(fā)(Burst)模式傳送,在理論上數據傳輸速率可以達到132 Mb/s。
目前國內外PCI總線(xiàn)接口實(shí)現方案主要有:采用專(zhuān)用的PCI接口芯片。采用專(zhuān)用芯片只需考慮用它來(lái)實(shí)現自己要求的功能,而不用考慮PCI芯片的內部結構,這樣就縮短了設計時(shí)間,但靈活性較差,會(huì )造成一定的資源浪費。利用IP核來(lái)實(shí)現PCI接口,利用基于PCI協(xié)議的IP核來(lái)實(shí)現PCI接口,這種設計開(kāi)發(fā)速度較快,靈活性較好,但是IP核價(jià)格昂貴。采用FPGA實(shí)現PCI總線(xiàn)協(xié)議。采用CPLD/FPGA等可編程邏輯器件實(shí)現PCI接口,最大的優(yōu)點(diǎn)在于靈活的可編程性,可以節約系統的邏輯資源,系統設計緊湊,方便系統更新,缺點(diǎn)是開(kāi)發(fā)難度大,周期長(cháng),系統檢驗困難,且不具備通用性。本文設計了一種采用PCI專(zhuān)用接口芯片PCI9030實(shí)現PCI總線(xiàn)接口,并利用可編程邏輯器件FPGA完成復雜的時(shí)序邏輯控制和地址譯碼。該設計的特點(diǎn)是簡(jiǎn)化了硬件電路的復雜性,縮短了開(kāi)發(fā)周期,通用性較好。其硬件連接框圖如圖2所示。

本文引用地址:http://dyxdggzs.com/article/193582.htm

b.JPG



2 PCI總線(xiàn)的信號定義
PCI總線(xiàn)的信號主要包括PCI總線(xiàn)信號、E2PROM接口信號和局部總線(xiàn)信號。主要信號的電路連接圖如圖3所示。

c.JPG


2.1 PCI總線(xiàn)信號
PCI總線(xiàn)信號包括CLK(時(shí)鐘信號)、v.jpg(復位信號)、w.jpg(幀周期信號)、C/BE[3..0](總線(xiàn)命令/字節使能信號)、e.JPG(主設備準備好信號)、x.jpg(目標設備準備好信號)、AD[31..00](地址/數據信號)、PAR(奇偶校驗信號)、f.JPG(停止信號)、IDSEL(初始化設備選信號)、g.JPG(設備選擇信號)、h.JPG(數據奇偶校驗錯誤報告信號)、i.JPG(系統錯誤報告信號)、j.JPG(中斷信號)等。這些信號由PCI9030芯片上的各管腳直接與PC機的PCI插槽對應的端口相連。其中MODE信號是多路復用信號,這里使用多路復用功能,需要上拉10kΩ的電阻至3.3 V電源,邊界掃描功能不使用,引腳TRST應該接地。



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>