石英晶體振蕩線(xiàn)路的回路分析
一個(gè)晶體振蕩電路必然會(huì )存在一定范圍的誤差,問(wèn)題是如何了解這個(gè)誤差范圍,并將誤差值控制在最小的范圍以?xún)取?/p>本文引用地址:http://dyxdggzs.com/article/192937.htm
一個(gè)晶體振蕩電路必然會(huì )存在一定范圍的誤差,問(wèn)題是如何了解這個(gè)誤差范圍,并將誤差值控制在最小的范圍以?xún)取?/p>
振蕩電路主要有三種誤差來(lái)源:
第一種:石英晶體單元本身就存在有不同的精度(也就是容許誤差)。
第二種:誤差來(lái)源是石英晶體的溫度特性,也就是頻率隨溫度變化會(huì )出現偏差的現象。

圖1 石英晶體頻率—溫度特性曲線(xiàn)。
第三種:誤差來(lái)源來(lái)自振蕩電路上的外圍元器件配置,這些組件包括石英晶體、半導體IC、外圍電阻/電容,以及PCB 走線(xiàn)。
進(jìn)行振蕩電路回路分析的目的,就是為了檢視石英晶體在整個(gè)振蕩電路中是否得到理想的匹配。透過(guò)回路分析,研發(fā)人員可以在電路設計階段就了解石英晶體振蕩電路的匹配狀況,避免在量產(chǎn)后才發(fā)生問(wèn)題,因為再更改設計很不容易。
回路分析要點(diǎn)
振蕩電路回路分析包含三個(gè)基本的面向,介紹如下:
1. 頻率容許誤差(Frequency Tolerance)的量測:
頻偏誤差的計算公式如下:
頻偏誤差=(量測頻率值–中心頻率值)/中心頻率值x 1,000,000(得出的單位為ppm)。
2. 驅動(dòng)功率(D.L.,Driver Level):
計算公式為:P (uW)= I^2 x Re
3. 負性阻抗(也稱(chēng)為起振余量):-R
負性阻抗代表振蕩線(xiàn)路的起振余量狀況,也就是這個(gè)電路的健康度,即石英晶體在驅動(dòng)下容不容易被起振。負性阻抗的判斷基本值是石英晶體最大ESR 值的3~5 倍。
實(shí)際操作的時(shí)候主要改變負載電容的匹配,那么我們來(lái)看一下負載電容和各項參數的關(guān)系:

負載電容與頻率容許誤差的關(guān)系圖:電容變大,頻率變慢;電容變小,頻率變快

負載電容與驅動(dòng)功率的關(guān)系圖:當負載電容變小時(shí),驅動(dòng)功率也會(huì )變小

負載電容與負性阻抗的關(guān)系圖:當負載電容變小時(shí),負性阻抗會(huì )變大
案例分析:
晶體信息

客戶(hù)在應用MC-146的過(guò)程中發(fā)現會(huì )有10%左右的晶體起振時(shí)間過(guò)長(cháng)、甚至不起振的現象發(fā)生。需要對電路設計進(jìn)行測試來(lái)找到問(wèn)題的原因和解決方法。
根據客戶(hù)提供參數測試得到如下數據:

從測試結果看客戶(hù)初始選擇 Cl= 12.5pF 的MC-146 進(jìn)行設計,匹配電容C174=C175=18Pf, 測得精度為 +4.4 ppm 滿(mǎn)足應用要求。同時(shí) DL= 0.119?W 也小于0.5 ?W的要求。
但是我們看到 –R 值為 220 k? 不滿(mǎn)足 –R> 5* ESR 的要求。該設計存在起振緩慢或停振的風(fēng)險,因此需要對回路的器件參數進(jìn)行重新設定。
重新設定的原則是:使振蕩回路得到的參數指標都滿(mǎn)足設計要求。
經(jīng)過(guò)測試發(fā)現 Cl=12.5pF 的MC-146 在該系統的所有情況下都不能滿(mǎn)足全部的參數要求,因此需要更換晶體單元。
結果顯示當使用Cl=7 pF 的MC-146 的時(shí)候,匹配電容C174=7pF C175=6 pF, 測得精度為 +3.8 ppm 滿(mǎn)足應用要求。同時(shí) DL= 0.081?W 也小于0.5 ?W的要求。-R 值為 1000 k???
遠遠大于 5倍ESR (325 k?)。因此推薦客戶(hù)使用該參數匹配的電路設計,可以保證得到穩定可靠的時(shí)鐘頻率。
評論