<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > Stratix II FPGA:成功的90nm開(kāi)發(fā)和推出案例研究

Stratix II FPGA:成功的90nm開(kāi)發(fā)和推出案例研究

作者: 時(shí)間:2004-12-08 來(lái)源:網(wǎng)絡(luò ) 收藏
當Altera公司為下一代著(zhù)手開(kāi)發(fā)nm工藝時(shí),這項工藝正處于廣泛的業(yè)界爭論之中,恰恰反映了新的亞微米工藝之路的坎坷。向nm點(diǎn)的轉換不一定很順利,尚需要進(jìn)行比上一個(gè)工藝點(diǎn)更深入的分析、研究和測試。然而,Altera從以往產(chǎn)品推出和近乎無(wú)瑕疵的0.13um技術(shù)中獲得了經(jīng)驗,再一次證明了經(jīng)細致考量的設計方法和主流工藝的選擇是成功的關(guān)鍵因素。公司選用TSMC經(jīng)驗證的nm和low-k介電質(zhì)工藝獲得了極好的產(chǎn)量和優(yōu)質(zhì)的器件,這些器件超過(guò)了對功率和性能的預期值。

Altera現在正在制造和測試大量的® 器件,堅信它能在比預期更早的時(shí)間內達到極具競爭性的成本目標。這樣,它將以即將降價(jià)的形式為客戶(hù)節省成本。

工作在533Mbps規范之上的DDR2存儲器接口現在可以運行到640Mbps,為客戶(hù)提供了巨大的保護帶寬,更容易進(jìn)行設計

LVDS工作在1.5Gbps,大大地超過(guò)了1Gbps的規范。這也具有極大的時(shí)序/性能優(yōu)勢。

比預計更好的工藝控制結果使得泄漏功率小于預期值。新的升級后的功率計算器為用戶(hù)提供新的更低的功率值。

兩款新的 器件――EP2S30和EP2S130――已經(jīng)下單,將在第四季度開(kāi)始樣片生產(chǎn)。

系列繼續最初Stratix系列的前進(jìn)勢頭Altera的用戶(hù)正快速地采用公司的技術(shù),因為他們知道能期望準時(shí)獲得高質(zhì)量的產(chǎn)品。上個(gè)季度Stratix系列增長(cháng)了60%,已經(jīng)成為Altera銷(xiāo)售量最大的系列。目前的設計獲得這個(gè)成績(jì)表明Stratix II系列正建立在這個(gè)趨勢上。

風(fēng)險管理

Altera正贏(yíng)得的成功是精心定義方法的結果,這個(gè)方法通過(guò)限制新的工藝點(diǎn)上引入風(fēng)險的變數,注重干脆明晰的實(shí)施。這種精心定義的方法獲得可預測的快速的可用性,加快降低成本,最初0.13微米Stratix和Cyclone系列相當順利的推出驗證了這種方法。

Altera和臺積電密切合作,為90nm產(chǎn)品選擇了主流的low-k介電質(zhì)工藝。為了進(jìn)一步防止客戶(hù)出現可用性問(wèn)題,Altera實(shí)施了細致的工藝指標階段,確保了在產(chǎn)品進(jìn)入新的工藝點(diǎn)前具有可制造性和可靠性。Altera選擇Stratix II 作為第一款采用90nm制造的系列產(chǎn)品,因為知道客戶(hù)通常對復雜的有更長(cháng)的設計周期,需要從下一代產(chǎn)品中獲得更大的集成度。另外,Stratix II FPGA采用了Altera的專(zhuān)利冗余技術(shù),這保證了當缺陷率仍然很高情況下,在開(kāi)發(fā)的初期即使在大芯片上也能夠推出可靠的產(chǎn)品。Altera的低成本Cyclone II FPGA將采用同樣的工藝,確??焖俚剡M(jìn)入成品,滿(mǎn)足縮短的面市時(shí)間需求和更大批量終端產(chǎn)品所需的成本敏感性。

Altera許多的成功歸結于公司的策略――擁有一個(gè)具有先進(jìn)工藝的鑄造廠(chǎng)合作伙伴。TSMC是全球最大的鑄造廠(chǎng),是業(yè)界無(wú)可非議的領(lǐng)導者,擁有RD能力和力量持續地在最前沿投資和創(chuàng )新,同時(shí)保持先進(jìn)性方面的成功和領(lǐng)導地位。

雖然Altera的主要競爭者努力尋找穩定的合作者來(lái)制造他們的90nm產(chǎn)品,但是迄今為止Altera在Stratix II系列上所獲得的成功已經(jīng)預言了它整個(gè)90nm產(chǎn)品系列按計劃順利推出。對TSMC運作能力的完全的信心讓Altera關(guān)注于核心競爭力――開(kāi)發(fā)下一代可編程邏輯解決方案。

在Stratix II FPGA背后:為更低功率和更高性能的設計

Altera評估了一些減小和90nm點(diǎn)相關(guān)的泄漏功率,同時(shí)保持性能、可制造性和裸片面積的技術(shù)。工藝定制,包括不使用triple-oxide技術(shù),因為過(guò)高的成本和制造問(wèn)題。相反,Altera優(yōu)化了電壓域值,調整了三極管長(cháng)度,最大化關(guān)鍵電路的性能和最新化非性能電路的泄漏。另外,Altera專(zhuān)為大容量Stratix II系列開(kāi)發(fā)了一種新的和更有效的邏輯結構,叫做自適應邏輯模塊(ALM),不消耗不必要功率情況下增加了性能。

Stratix II器件上業(yè)內唯一90nm,low-k FPGA??梢詮娜蚍咒N(xiāo)商處獲得Stratix II FPGA,和最接近的相競爭的大容量FPGA相比,更快50%,容量更大,存儲帶寬更大。根據最近的客戶(hù)需求,系列為EP2S90和EP2S130器中增加了新款780管腳BGA封裝。

作者簡(jiǎn)介

Erik Cleage是Altera的市場(chǎng)高級副總裁。他是公司首席產(chǎn)品策劃師,領(lǐng)導著(zhù)全球產(chǎn)品市場(chǎng)和產(chǎn)品規劃部。他為公司服務(wù)了18年多,擁有斯坦福大學(xué)的電子工程學(xué)位



關(guān)鍵詞: Stratix FPGA II 90

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>