可復用SPI模塊IP核的設計與驗證
摘要:SoC是超大規模集成電路的發(fā)展趨勢和新世紀集成電路的主流。其復雜性以及快速完成設計、降低成本等要求,決定了系統級芯片的設計必須采用IP(Intellectual Property)復用的方法。本文介紹以可復用IP設計方法,設計串行外設接口SPI(Serial Peripheral Interface)模塊IP核的思路,用Verilog語(yǔ)言實(shí)現,并經(jīng)FPGA驗證,通過(guò)TSMC(臺灣集成電路制造公司)的0.25μm工藝生產(chǎn)線(xiàn)流水實(shí)現,完成預期功能。
關(guān)鍵詞:SoC 可復用IP SPI AMBA總線(xiàn)
引言
隨著(zhù)集成電路設計技術(shù)和深亞微米制造技術(shù)的飛速發(fā)展,集成電路的規模越來(lái)越大,出現了片上系統SoC(System on Chip,又稱(chēng)之為系統級芯片)。由于其在速度、功耗和成本方面的優(yōu)勢,發(fā)展勢頭迅猛。SoC芯片是一個(gè)復雜的系統,為了在規定時(shí)間完成設計,并提高設計的可靠性,只有依賴(lài)基于IP復用的SoC設計方法。如何為SoC設計提供可復用的IP核,成為SoC設計的基礎和難點(diǎn)。
東南大學(xué)ASIC系統工程技術(shù)研究中心針對AMBA(Advanced Microcontroller Bus Architecutre,先進(jìn)微控制器)總線(xiàn)規范開(kāi)發(fā)了一款代號為Garfield的嵌入式微處理器。此微處理器除采用ARM公司ARM7TDMI內核的硬IP外,其余模塊采用了自己開(kāi)發(fā)的軟IP。本文以串行外設接口SPI為例,介紹基于復用的IP設計與驗證的一些經(jīng)驗。此SPI模塊基于A(yíng)MBA的APB(Advanced Peripheral Bus,先進(jìn)外設總線(xiàn))規范,可以不作修改地應用在任何符號AMBA總線(xiàn)規范的微處理器設計中。
Garfield的總體架構及SPI模塊在系統中所處的位置如圖1所示。
1 可復用IP核的SoC設計方法
系統級芯片設計中,IP特指經(jīng)過(guò)驗證的各種超級宏單元模塊電路。VSIA(虛擬器件接口聯(lián)盟)根據設計層次,將IP劃分為三個(gè)層次:硬IP、軟IP和介于兩者之間的固IP。硬IP性能最優(yōu)但適應性較差,軟IP靈活性大、可移植性好。IP核必須具有以下特征:①可讀性;②設計的衍展性和工藝適應性;③可測性;④端口定義標準化;⑤版板保護。
代碼編寫(xiě)規則和可綜合的書(shū)寫(xiě)規范是實(shí)現IP核的基礎,可保證IP軟核在任何EDA工具下編譯和綜合的正確性。為SoC集成時(shí)消除綜合產(chǎn)生的風(fēng)險,我們制定了Verilog代碼的書(shū)寫(xiě)規范,并要求有詳細的注釋?zhuān)子谒死斫夂托薷???蓮陀肐P設計流程如圖2所示。
為了容易地將IP集成到芯片中,需要標準化的接口或片上總線(xiàn),VSIA在這方面作了一定的工作。另外,設計中要盡量將IP核接口部分與功能部分分開(kāi),單獨作為一模塊進(jìn)行設計,當需要集成到其它互連協(xié)議中時(shí),只需修改接口部分。為盡可能地提供靈活性,允許綜合時(shí)設置多個(gè)參數。
在最終面向用戶(hù)的產(chǎn)品發(fā)布中,用戶(hù)手冊是非常重要的部分。這部分文檔將被用于IP核的選擇、集成和驗證,是一種非常專(zhuān)業(yè)化的文樓。它主要包括模塊系統結構、功能框圖、輸入、輸入/輸出口、時(shí)序圖、調用方式、設計流程、測試指導、推薦使用和軟件編譯器和驅動(dòng)程序、系統驗證指導、調試指導和該IP核版本歷史等。在可重用IP核產(chǎn)品發(fā)布中,還應包含該 IP核的多種仿真模型,以便用戶(hù)在進(jìn)行評估、設計和系統測試時(shí)使用。IP核的仿真器模型一般可分為3個(gè)層次:①行為級模型,能夠仿真該IP核的全部功能,包括在算法級和指令集上的功能;②硬件級模型,能夠精確提供該IP核的功能和時(shí)序的仿真;③門(mén)級模型,提供硬核的帶有時(shí)序反標注信息的仿真模型。
在實(shí)踐中,我們搜索出一套基于CVS(協(xié)作版本管理系統)的版本管理和設計、驗證人員協(xié)同工作的制定流程,對RTL代碼作了盡可能全面的仿真,提供完備的測試矢量,保證了最終IP核的質(zhì)量,并按要求建立了標準、規范的文檔。
2 SPI模塊IP核的設計
串行外圍設備接口SPI(Serial Peripheral Interface)總線(xiàn)技術(shù)是Motorola公司推出的多種微處理器、微控制器以及外設間的一種全雙工、同步、串行數據接口標準。SPI總線(xiàn)量種三線(xiàn)總線(xiàn),因其硬件功能很強,所以,與SPI有關(guān)的軟件就相當簡(jiǎn)單,使CPU有更多的時(shí)間處理其它事務(wù)。
2.1 SPI模塊的接口信號及時(shí)序要求
(1)內部總線(xiàn)接口
AMBA規范是由ARM公司制定的片上總線(xiàn)規范,為SoC的設計提供了以下優(yōu)點(diǎn):較好的可移植和可復用設計、低功耗設計、譏生能和結構可移植的系統設計以及較好的可測性設計。SPI是APB總線(xiàn)上的Slave模塊。APB總線(xiàn)時(shí)序比較簡(jiǎn)單,有興趣的讀者可以查閱ARM公司的《AMBA Specificetion》(Rev 2.0)。因此此SPI模塊支持3種DMA操作,所以除標準APB信號線(xiàn)外,還有3根與DMA模塊連接的請求信號線(xiàn)。
圖3和圖4
SPI總線(xiàn)包括1根串行同步時(shí)鐘信號線(xiàn)以及2根數據線(xiàn)。
SPI模塊為了和外設進(jìn)行數據交換,根據外設工作要求,其輸出串行同步時(shí)鐘極性和相位可以進(jìn)行配置,時(shí)鐘極性(CPOL)對傳輸協(xié)議沒(méi)有重大的影響。如果CPOL=0,串行同步時(shí)鐘的空閑狀態(tài)為低電平;如果CPOL=1,串行同步時(shí)鐘的空閑狀態(tài)為高電平。時(shí)鐘相位(CPHA)能夠配置用于選擇兩種不同的傳輸協(xié)議之一進(jìn)行數據傳輸。如果CPHA=0,在串行同步時(shí)鐘的第一個(gè)跳變沿(上升或下降)數據被采樣;如果CPHA=1,在串行同步時(shí)鐘的第二個(gè)跳變沿(上升或下降)數據被采樣。SPI主模塊和與之通信的外設音時(shí)鐘相位和極性應該一致。SPI接口時(shí)序如圖3、圖4所示。
2.2 SPI模塊功能設計
根據功能定義及SPI的工作原理,將整個(gè)IP分為8個(gè)子模塊:APB接口模塊、時(shí)鐘分頻模塊、發(fā)送數據FIFO模塊、接收數據FIFO模塊、狀態(tài)機模塊、發(fā)送數據邏輯模塊、接收數據邏輯模塊以及中斷形式模塊。
深入分析SPI的四種傳輸協(xié)議可以發(fā)現,根據一種協(xié)議,只要對串行同步時(shí)鐘進(jìn)行轉換,就能得到其余的三種協(xié)議。為了簡(jiǎn)化設計規定,如果要連續傳輸多個(gè)數據,在兩個(gè)數據傳輸之間插入一個(gè)串行時(shí)鐘的空閑等待,這樣狀態(tài)機只需兩種狀態(tài)(空閑和工作)就能正確工作。相比其它設計,在基本不降低性能的前提下,思路比較精煉、清晰。
此SPI模塊有兩種工作方式:查詢(xún)方式和DMA方式。查詢(xún)方式通過(guò)處理器核監視SPI的狀態(tài)寄存器來(lái)獲其所處的狀態(tài),從而決定下一步動(dòng)作。DMA方式由DMA模塊控制數據在內存和SPI間的交換,而不需要處理器核的參考,有效提高了總線(xiàn)利用率。
3 EMA軟件仿真與FPGA驗證
為了保證設計的魯棒性,運用多種方法對此IP的功能進(jìn)行全面的仿真和驗證。
首先進(jìn)行EDA軟件仿真驗證。這種仿真包括RTL級和門(mén)級仿真驗證。RTL級仿真只是將代碼文件調入硬件描述語(yǔ)言的仿真軟件進(jìn)行功能仿真,檢查邏輯功能是否正確。門(mén)級仿真包括布局布線(xiàn)前和布局布線(xiàn)后仿真。布局布線(xiàn)后仿真,可以獲得比較精確的時(shí)延參數,能夠比較真實(shí)地反映芯片制造完成后,模塊在實(shí)際工作中的行為與性能,所以通過(guò)了此類(lèi)仿真應認為模塊設計成功,可以進(jìn)行流片。將RTL級代碼轉換成門(mén)級網(wǎng)表,使用的是Synopsys公司的綜合工具DC(Design Compiler)以及臺灣集成電路制造公司(TSMC)的0.25μm標準單元庫。
在傳統的設計流程中進(jìn)行功能驗證,首先需要通過(guò)寫(xiě)測試矢量的方式給需要進(jìn)行功能測試的模塊加激勵,然后通過(guò)觀(guān)察模塊的輸出結果,判斷模塊的功能是否正確。但是在寫(xiě)測試矢量時(shí),測試工程師是在自己對模塊功能理解的基礎上進(jìn)行的。這樣就存在一個(gè)問(wèn)題,測試矢量對模塊的激勵有可能是不完備的,還有可能是錯誤的,但測試矢量的激勵并沒(méi)有使錯誤體現出來(lái);也有可能模塊的功能是正確的,誤報錯誤使難證過(guò)程變得非常低效。為避免以上問(wèn)題,在模塊的功能驗證中,采用系統級驗證環(huán)境。該環(huán)境由IP總線(xiàn)、驅動(dòng)器、監視器、外部模塊和協(xié)調它們工作的腳本組成。組成系統的各模塊可以按需要加入環(huán)境。每次驗證過(guò)程就是相應的激勵作用于環(huán)境的過(guò)程。驗證結果由環(huán)境產(chǎn)生、檢驗和輸出。該驗證環(huán)境在SOLARIS5.8操作系統下,仿真器采用Synopsys公司的VCS,支持C/C++、Verilog和VHDL協(xié)同仿真,可以直接SPI模塊掛在驗證環(huán)境中,通過(guò)Verilog的$readmemh任務(wù)讀入軟件激勵進(jìn)行驗證。
在系統時(shí)鐘為66MHz,CPOL=1、CPHA=0下收發(fā)6字節數據的仿真結果如圖5、6所示。
圖6
SPI的FPGA驗證平臺包括ARM公司提供的Intergrator/LM-EP20K1000E和Intergrator/CM7TDMI開(kāi)發(fā)驗證板以及Garfield II驗證電路板(自行設計)。其中Intergrator/CM7TDMI上的ARM7TDMI微處理器內核作為整個(gè)開(kāi)發(fā)系統的CPU。通過(guò)ARM Multi-ICE,將驗證必需的包括SPI在內的所有模塊由JTAG口加載到Intergrator/LM-EP20K1000E板上Altera APEX20K系列的EP20K1000EFC672中。外圍電路由Garfield II驗證電路板(包含ADS7843)以及觸摸屏組成。在FPGA上通過(guò)軟硬件協(xié)同驗證,通過(guò)邏輯分析儀觀(guān)測SPI總線(xiàn)信號,也證明此SPI模塊性能良好。
圖7
結語(yǔ)
建立經(jīng)過(guò)充分驗證的功能正確、性能良好的可復用IP模塊庫,是快速進(jìn)行SoC設計的基礎和要求。設計可復用的IP,需要遵守一定的設計方法:完整、清晰的文檔;良好的代碼風(fēng)格;詳細的注釋?zhuān)痪脑O計的校驗環(huán)境;極高代碼覆蓋率的測試向量等。本文以SPI模塊IP為例,按照規范的流程和要求,進(jìn)行了初步的嘗試,得到了較好的結果。
評論