基于PLD的納秒級脈沖發(fā)生器
4 結 語(yǔ)
本文引用地址:http://dyxdggzs.com/article/192124.htm本文利用XILINX公司的復雜可編程邏輯器件,結合VHDL語(yǔ)言,提出了一種可控納秒級脈沖信號發(fā)生器的設計方法,并且通過(guò)仿真驗證,得到脈沖寬度最小為19.8 ns,上升沿為9.7 ns的脈沖。在千伏高壓納秒脈沖發(fā)生系統中,采用MOS管、二極管、脈沖形成線(xiàn)等作為核心器件,該信號源必不可少的要一個(gè)觸發(fā)源。利用可控高速信號發(fā)生器作為觸發(fā)源,可以有效地實(shí)現對千伏高壓的精確控制。在高速數字系統中,數據在器件間的串行傳輸速率可以達到幾百Mb/s。此時(shí),由于時(shí)鐘周期非常小(通常只有幾納秒),為了保證高速數據的可靠接收,數據與時(shí)鐘的相對位置要求非常嚴格,以避免發(fā)生數據的錯位或在數據變化邊沿對數據采樣,亦可采用該多路高速信號發(fā)生器。簡(jiǎn)便可靠的納秒信號發(fā)生器在電子系統設計中將越來(lái)越具有使用價(jià)值。
評論