借助創(chuàng )新電子設計平臺實(shí)現FPGA嵌入式系統設計
在數字組合邏輯電路設計輸入方面,一個(gè)FPGA項目支持三種類(lèi)型的輸入方法-原理圖、HDL (Verilog 或VHDL)以及OpenBus。另外還支持C代碼符號的輸入。你可以使用這些輸入方法的混合輸入,并使用層次原理圖所用到的符號方塊圖來(lái)對不同的輸入文檔進(jìn)行組合。對于FPGA項目,必須將原理圖做為頂層文檔,因為這是為了支持從FPGA到PCB移植以及同步。首先,創(chuàng )建一個(gè)原理圖文檔并添加到項目中去。如圖4所示。
圖4 FPGA項目以及新生成的文檔的項目面板
接下來(lái),我們一同體驗OpenBus系統設計簡(jiǎn)易、快捷的特性。OpenBus是一個(gè)進(jìn)行系統級FPGA設計的新方法。它提供了比原理圖更為簡(jiǎn)單的界面,但是并不會(huì )因其簡(jiǎn)單而丟失相應的信息。由于它能自動(dòng)考慮底層細節,因而設計者只需著(zhù)眼于頂層系統的設計以及主要元件的互連。而這些元件都是預先綜合過(guò)的、應用于FPGA開(kāi)發(fā)的IP元件。
圖5 OpenBus面板
在A(yíng)ltium Designer平臺中OpenBus文件編輯環(huán)境下(如圖5所示),你將開(kāi)始親身體驗如何輕松、便捷地實(shí)現FPGA的嵌入式系統設計。如圖6所示,整體方案的實(shí)現與我們對方案規劃設計時(shí),描述的系統結構框架非常相似。依據實(shí)現方案所需用到的功能單元,諸如:32位微處理器、視頻輸入控制模塊、TFT顯示屏控制模塊、I2C控制模塊(用于操作視頻流數據輸入處理器件的控制寄存器單元)、IP內核互連模塊、SRAM控制模塊和總線(xiàn)仲裁模塊,從OpenBus器件列表欄中逐一放置到當前編輯文檔內,并完成連接。
圖6 完成的OpenBus設計
評論