<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的簡(jiǎn)易頻譜分析儀

基于FPGA的簡(jiǎn)易頻譜分析儀

作者: 時(shí)間:2009-09-25 來(lái)源:網(wǎng)絡(luò ) 收藏

3 理論分析
3.1 數字下變頻FFT
隨著(zhù)高速A/D轉換和DSP技術(shù)的發(fā)展,數字下變頻的快速傅里葉變換FFT(Fast Fourier Transform)技術(shù)能夠有效減少傳統FFT技術(shù)存在的內存不足。在高中頻、高采樣率系統中實(shí)現信號頻譜的高分辨率、低存儲量和低運算量,從而極大提高系統的實(shí)時(shí)性。


圖2為基于數字下變頻的FFT技術(shù)的實(shí)現原理框圖。
3.2 直接數字頻率合成器DDS原理
用直接數字頻率合成器DDS(Direct Digital Synthesiz-er)原理實(shí)現掃頻信號的信號源主要由參考頻率源、相位累加器、正弦波采樣點(diǎn)存儲RAM、數模轉換器及低通濾波器構成。設參考頻率源頻率為fclk,計數容量為2N的相位累加器(N為相位累加器的位數),若頻率控制字為M,則DDS系統輸出信號的頻率為fout=fclk/2N×M,而頻率分辨率為△f=fclk/2N。為達到輸出頻率范圍為5 MHz的要求,考慮到實(shí)際低通濾波器性能的限制,fclk為200 MHz,相位累加器的位數為32位。其中高10位用做ROM地址讀波表(1個(gè)正弦波周期采樣1 024個(gè)點(diǎn)),頻率控制字也為32位,這樣理論輸出頻率滿(mǎn)足要求。

4 系統硬件設計
4.1 AGC電路
輸入信號經(jīng)高速A/D采樣,信號幅度必須滿(mǎn)足A/D的采樣范圍,最高為2-3V,因此該系統設計應加AGC電路。AGC電路采用AD603型線(xiàn)性增益放大器。圖3為AGC電路。

4.2 A/D轉換電路
ADS2806是一款12位A/D轉換器,其特點(diǎn)為:無(wú)雜散信號動(dòng)態(tài)范圍(SFDR)為73 dB;信噪比(SNR)為66 dB;具有內部和外部參考時(shí)鐘;采樣速率為32 MS/s。圖4為ADS2806的電路。為使A/D轉換更穩定,在A(yíng)/D轉換器的電源引腳上增加濾波電容,抑制電源噪聲。該電路結構簡(jiǎn)單,在時(shí)鐘CLK的驅動(dòng)下,數據端口實(shí)時(shí)輸出數據,供讀取。



關(guān)鍵詞: FPGA 頻譜分析儀

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>