<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于EP2SGX系列FPGA的PCI接口設計

基于EP2SGX系列FPGA的PCI接口設計

作者: 時(shí)間:2009-12-02 來(lái)源:網(wǎng)絡(luò ) 收藏

另外,在調試過(guò)程中還利用了Quartus軟件自帶的SignalTap嵌入式邏輯分析儀軟件。該工具軟件只需要通過(guò)編程電纜將JTAG口與調試計算機連接后,便可在線(xiàn)采集各種信號波形,驗證邏輯設計是否正確。

本文引用地址:http://dyxdggzs.com/article/191877.htm


5 接口板卡設計體會(huì )
設計的C板卡經(jīng)過(guò)多次試驗和測試,驗證了配置空間訪(fǎng)問(wèn)、I/O空間訪(fǎng)問(wèn)、外部中斷等功能均正確。目前已經(jīng)成功應用于產(chǎn)品中,下面簡(jiǎn)要介紹設計開(kāi)發(fā)過(guò)程中的一些體會(huì )。
(1)接口在板卡設計中需注意的問(wèn)題
①板卡上的一些信號都必須在靠近連接器J1的地方串行放置阻值為10 Ω的終端電阻。必須端接電阻的信號有:AD[31:0]、C/BE[3:0]、PAR、FRAME#、IRDY#、TRDY#、STOP#、LOCK#、IDSEL#、DEVSEL#、PERR#、SERR#、RST#、INTA#。電阻應放置在距PCI信號連接器引腳15.2 mm以?xún)?,以減少信號經(jīng)過(guò)板卡端接后對背板的影響。不需要使用終端電阻的信號有:CLK,REQ#和GNT#。在實(shí)際設計中,必須按以上要求將信號進(jìn)行端接處理,否則PCI總線(xiàn)會(huì )工作不正常。
②從連接器J1到端接電阻的信號線(xiàn)的長(cháng)度不應超過(guò)15.2 mm。
③從連接器兒經(jīng)端接電阻到的信號線(xiàn)的長(cháng)度不應超過(guò)38.1 mm。
(2)配置空間的簡(jiǎn)化設計
PCI總線(xiàn)的配置空間為2,56個(gè)字節。在設計中,只需對用到的參數進(jìn)行配置。一般對VenderID、DeviceID、CommandStatus、RevisicmID、ClassCode、HeaderType、InterruptLine及InterruptPin等寄存器進(jìn)行配置即可滿(mǎn)足大多場(chǎng)合下的使用要求。
(3)總線(xiàn)命令的簡(jiǎn)化設計
PCI規范中規定了16種總線(xiàn)命令,設計者只需塒其中有用的命令進(jìn)行響應即可??偩€(xiàn)命令的簡(jiǎn)化可減少總線(xiàn)對話(huà)的種類(lèi),從而可減少硬件沒(méi)計的復雜性。一般來(lái)說(shuō),只要有配置空間讀寫(xiě)、I/O空間讀寫(xiě)及存儲器的讀寫(xiě),便可滿(mǎn)足一般的使用。


6 結束語(yǔ)
本文介紹了在StratixⅡGX系列上實(shí)現PCI接口的設計技術(shù),具有較強的靈活性,可以方便地移植到其他可編程器件上,有一定的通用性。隨著(zhù)計算機技術(shù)的不斷發(fā)展,計算機總線(xiàn)在PCI總線(xiàn)基礎上逐漸發(fā)展為更高帶寬和頻率的PCI-X總線(xiàn)和擁有2.5G傳輸速率的PCI-Express總線(xiàn)。從當前發(fā)展趨勢來(lái)看,PCI-Express總線(xiàn)正得到越來(lái)越廣泛的應用,必將成為下一代的總線(xiàn)標準。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: EP2SGX FPGA PCI 接口設計

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>