降采樣FIR濾波器的設計與硬件實(shí)現
由圖6所示的仿真結果可見(jiàn),在降采樣控制器的控制下,輸入濾波器的數據經(jīng)過(guò)濾波器之后,其輸出頻率降低一半。
3.3 綜合、布局和布線(xiàn)結果
上述設計可用QuartusⅡ9.O進(jìn)行綜合、布局和布線(xiàn),選用stratixⅢ的器件EP3SL340F151713,所得到的硬件資源占用情況如圖7所示。此時(shí),該濾波器最高可以run到170.07 MHz,可以符合系統要求。本文引用地址:http://dyxdggzs.com/article/191625.htm
實(shí)際上,用OuartusⅡ9.0也可以對傳統方法設計出的濾波器進(jìn)行綜合、布局布線(xiàn),并選擇同樣的器件。因為,傳統的設計只是利用了系數的對稱(chēng)特點(diǎn),而沒(méi)有對系數進(jìn)行分解。由于是直接和輸入相乘疊加,因此濾波器的硬件代碼最高只能跑到59.51MHz。其硬件資源占用情況如圖8所示。
比較圖7和圖8的報告結果可見(jiàn),本文提出的設計方法在LUT資源的占有和濾波器最高工作頻率方面都有明顯的改進(jìn)。從而解決了傳統設計需要專(zhuān)門(mén)對濾波器輸出信號進(jìn)行2倍降采樣而耗費硬件資源的問(wèn)題。
4 結束語(yǔ)
本文通過(guò)基于matlab自帶的工具來(lái)對降采樣FIR數字濾波器進(jìn)行原型設計,給出了硬件資源占用少且工作頻率高的降采樣濾波器的實(shí)現方
案。該設計經(jīng)過(guò)modelsim軟件的功能仿真和QuartusⅡ軟件進(jìn)行綜合、布局布線(xiàn)驗證,其均可達到系統要求。
濾波器相關(guān)文章:濾波器原理
濾波器相關(guān)文章:濾波器原理
評論