<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的線(xiàn)陣CCD驅動(dòng)設計

基于FPGA的線(xiàn)陣CCD驅動(dòng)設計

作者: 時(shí)間:2011-06-29 來(lái)源:網(wǎng)絡(luò ) 收藏

當SH脈沖為高電平時(shí)φ1脈沖亦為高電平,其下均形成深勢阱,SH的深勢阱使φ1電極下的深勢阱與MOS電容存儲勢阱溝通,從而使MOS電容存儲柵中的信號電荷轉移到φ1電極下的勢阱中。當SH電平由高變低時(shí),SH低電平形成的淺勢阱將MOS電容存儲柵下的勢阱與φ1電極下的勢阱隔離開(kāi)。存儲柵的勢阱進(jìn)入光積分狀態(tài),而模擬移位寄存器將在φ1和φ2脈沖的作用下驅動(dòng)信號電荷向左轉移,最后信號經(jīng)由OS端輸出啞元信號和2 700個(gè)有效像元信號,而由DOS端輸出補償信號。由于結構的安排,OS端首先輸出13個(gè)虛設單元信號;再輸出51個(gè)暗信號;最后連續輸出2 700個(gè)有效像素單元信號;接著(zhù)輸出9個(gè)暗信號、2個(gè)奇偶檢測信號和沒(méi)有信號的空驅動(dòng),空驅動(dòng)的數目為任意的,但必須大于0,否則會(huì )影響下一行信號的輸出。由于該器件是兩行奇、偶傳輸,所以在一個(gè)SH周期中至少要有1 388個(gè)φ1脈沖,即TφSH>1 388Tφ1。各路脈沖的技術(shù)指標為:φ1,φ2為驅動(dòng)脈沖,φ1,φ2相位相反,兩者均是頻率為0.5~2 MHz,占空比為1:2的方波,本文要求該頻率可調節。SH為轉移脈沖,由圖1可以看出:當SH為高電平時(shí)必須φ1同步為高電平。當SH為低電平時(shí),φ1也將變?yōu)榈碗娖?。但是?phi;1脈沖必須比SH脈沖提前上升、遲后下降。即在并行轉移時(shí)φ1脈沖有一個(gè)大于SH為高電平時(shí)的持續時(shí)間的寬的高電平脈沖。由上面分析可以得出,TφSH>1388Tφ1,RS為復位脈沖,占空比為1:4的方波,頻率為1~4 MHz,同時(shí)要求該頻率同樣可調節。

3 驅動(dòng)時(shí)序的實(shí)現
3.1 驅動(dòng)時(shí)序的實(shí)現
為了產(chǎn)生系統中用到的時(shí)序,設計了基于復雜可編程邏輯器件傳感器驅動(dòng)時(shí)序發(fā)生器,采用Altera公司的QuartusⅡ軟件開(kāi)發(fā)系統。QuartusⅡ軟件開(kāi)發(fā)系統是一種全集成化的可編程邏輯設計環(huán)境,它支持硬件描述語(yǔ)言(VHDL和Verilog HDL)、狀態(tài)圖和原理圖三種輸入方式,擁有編譯、邏輯綜合、仿真等功能。相對于其他輸入方式,硬件編程語(yǔ)言的輸入方式(如VHDL或VerilogHDL)可移植性和可讀性好,因此成為本設計的首選。其中Verilog HDL具有編程靈活、使用方便等優(yōu)點(diǎn)為眾多設計所接受??傮w的設計思想是將驅動(dòng)時(shí)序分成三個(gè)模塊,分別為AD0832,Divider和_Driver。AD0832模塊采集輸出數據由Divider分頻模塊處理后輸入給CCD_Driver模塊去調節CCD的積分時(shí)間與驅動(dòng)頻率,同時(shí)CCD_Driver模塊輸出4路信號驅動(dòng)CCD。CCD_Driver模塊的的總體設計思想是將可調時(shí)鐘in_clk、積分時(shí)間INTER_TIME作為輸入而且它們與Dirider模塊的輸出CCD_clk、Ctr_Time_Out[12..0]對應,產(chǎn)生四路信號SH,RS,PH1,PH2作為輸出直接驅動(dòng)CCD。其中驅動(dòng)頻率RS和積分時(shí)間SH可調。CCD驅動(dòng)時(shí)序的設計如圖2所示。CCD_Driver模塊實(shí)現的功能是將時(shí)鐘輸入(in_clk)二分頻分別得到Q1和Q2信號,四分頻得到temp_ph。用信號temp_ph作為計數時(shí)鐘輸入,分別在它的上升沿和下降沿觸發(fā)產(chǎn)生信號temp_sh1,temp_sh2。將Q1,Q2,temp_ph,temp_sh1,temp_sh2進(jìn)行組合邏輯運算分別得到轉移脈沖SH、復位脈沖RS、時(shí)鐘信號PH1,PH2。其中轉移脈沖SH、復位脈沖RS頻率可調。使用VerilogHDL編寫(xiě)程序中要求時(shí)鐘PH2與PH1信號相位相反。Q1為在時(shí)鐘in_clk的上升沿觸發(fā)的二分頻信號,Q2為在時(shí)鐘in_clk的下降沿觸發(fā)的二分頻信號。把Q2取反后與Q1相與產(chǎn)生RS信號。由于SH,RS,PH1,PH2信號存在一定的周期關(guān)系,所以在Q1下降沿時(shí)觸發(fā)翻轉二分頻得到基信號temp_ph。用信號temp_ph作為計數時(shí)鐘輸入,分別在它的上升沿和下降沿觸發(fā)并根據積分時(shí)間計數控制temp_sh1,temp_sh2的高低電平時(shí)間。將temp_sh1,temp_sh2相與得到SH信號;將temp_ph,temp_sh1與temp_sh2相或得到PH1信號。PH1取反得到PH2信號。

本文引用地址:http://dyxdggzs.com/article/191126.htm

d.jpg


3.2 仿真結果
以上模塊在QuartusⅡ軟件開(kāi)發(fā)系統上進(jìn)行設計輸入,經(jīng)編譯、校驗后,其仿真波形如圖3所示。

a.JPG


從仿真結果可看到產(chǎn)生的驅動(dòng)脈沖與CCD-CCD-TCD1251UD所需要的驅動(dòng)時(shí)序完全吻合,能夠達到CCD驅動(dòng)電路要求。

4 結語(yǔ)
使用器件實(shí)現對CCD驅動(dòng)器的設計,很好的滿(mǎn)足了CCD應用向高速、小型化、智能化發(fā)展的需求。在設計中,首先必須清楚CCD驅動(dòng)時(shí)序的要求,并利用硬件描述語(yǔ)言進(jìn)行科學(xué)的編程,這樣才能有效地完成設計需求。本文通過(guò)一個(gè)設計實(shí)例,來(lái)說(shuō)明利用FPGA設計CCD驅動(dòng)器的方法,經(jīng)過(guò)仿真測試,驗證了該設計滿(mǎn)足CCD驅動(dòng)要求。


上一頁(yè) 1 2 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>