<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > FPGA控制下面陣CCD時(shí)序發(fā)生器設計及硬件實(shí)現

FPGA控制下面陣CCD時(shí)序發(fā)生器設計及硬件實(shí)現

作者: 時(shí)間:2011-07-14 來(lái)源:網(wǎng)絡(luò ) 收藏

LT3487是一款單芯片穩壓器,可以在單輸入電壓(2.3~16 V)基礎上,獲得正負電壓。與其他同類(lèi)型穩壓器相比,其輸出斷開(kāi)功能可避免在器件關(guān)閉期間出現直流漏電所導致的功率損耗。文中輸入電壓值為+5 V,通過(guò)USB接口從電腦得到,其供電能力完全能夠滿(mǎn)足驅動(dòng)及電路的電流消耗。
4.2 驅動(dòng)器電路
如圖7所示,工作所需的驅動(dòng)時(shí)序均由CycloneII系列器件EP2C8T144C8N產(chǎn)生。在工作所需的4路垂直驅動(dòng)時(shí)鐘Vφ1、Vφ3、Vφ2A、Vφ2B中,Vφ1、Vφ3為兩電平,Vφ2A、Vφ2B為三電平。而產(chǎn)生的信號只有‘0’和‘1’兩種狀態(tài)。對此,可將時(shí)序中的XV2和XV3時(shí)序分別與XSG1和XSG2時(shí)序利用脈沖合成驅動(dòng)器CXD1267AN進(jìn)行合成來(lái)生成Vφ2A、Vφ2B。

本文引用地址:http://dyxdggzs.com/article/191097.htm

g.JPG


如圖7所示,在產(chǎn)生的時(shí)序的10路信號中,XV1、XV2、XSG1、XV3、XSG2、XV4經(jīng)過(guò)脈沖合成驅動(dòng)器CXD1267AN后,合成為Vφ1、Vφ2A、Vφ2B、Vφ3;而H1、H2和復位脈沖RR通過(guò)ACT04反相器后進(jìn)入CCD進(jìn)行工作,提升了H1、H2和RG的驅動(dòng)電壓,增加了CCD的水平讀出能力。驅動(dòng)電路在-5.5 V和+15 V的電壓下工作。在電壓偏置電路和驅動(dòng)電路的工作下,產(chǎn)生的CCD信號為包含直流分量大小為幾百mV的交流信號。
4.3 硬件測試結果
物體的圖像經(jīng)過(guò)光學(xué)鏡頭投射到CCD上,并將上文實(shí)現的驅動(dòng)時(shí)序用于CCD的驅動(dòng),并用示波器對隔直后的CCD信號進(jìn)行測量。

h.JPG


圖8為CCD輸出的某一行中各感光像元電荷信號的波形,每個(gè)周期代表一個(gè)像元。每個(gè)像素單元分為3部分,它們分別是復位脈沖饋入、參考電平和數據電平。每個(gè)周期中的尖峰為復位脈沖饋入到CCD的讀出電容,在CCD輸出波形中形成,每個(gè)像素感受到光信號的有效值由參考電平和數據電平的差表示。由此可見(jiàn),在驅動(dòng)時(shí)序作用下CCD能正常工作。

5 結束語(yǔ)
時(shí)序控制方案采用VHDL語(yǔ)言進(jìn)行設計,用EDA軟件對所設計的驅動(dòng)電路進(jìn)行了仿真。仿真結果表明,該驅動(dòng)電路能夠滿(mǎn)足面陣CCD驅動(dòng)時(shí)序的求。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: FPGA CCD 面陣 發(fā)生器

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>