基于FPGA控制VGA顯示的多通道數字示波器的設計
2.2 A/D轉換電路
A/D轉換模塊采用存儲采樣數據的并行數據處理方法,這樣可以使硬件電路得到最大程度的簡(jiǎn)化,同時(shí)也提高了系統的穩定性。AD部分的采樣,選用實(shí)時(shí)采樣技術(shù)。能夠捕獲到單個(gè)信號。采樣速率為10 MHz,即在最高頻率1 MHz時(shí),實(shí)時(shí)采樣可以在每周期采10個(gè)點(diǎn)以保證取到一個(gè)完整的信號波形。
2.3 觸發(fā)電路模塊
觸發(fā)電路模塊屬于外觸發(fā),對模擬信號實(shí)現任意電平觸發(fā),該模塊采用電壓比較器來(lái)實(shí)現單次觸發(fā)。
2.4 存儲模塊
存儲模塊包括內存儲和外存儲兩部分,使用外部電路進(jìn)行搭建的為外存儲,內存儲在軟件部分進(jìn)行說(shuō)明。
外部非易失性存儲器模塊采用存儲容量為16 KB的E2PROM芯片24C128,該芯片作為手動(dòng)存儲的存儲介質(zhì),從而實(shí)現掉電不丟失的設計目的。
2.5 VGA顯示模塊
VGA顯示模塊是建于FPGA內的雙緩沖機制,由嵌入的MicroBlaze軟核進(jìn)行控制,能夠進(jìn)行多個(gè)頁(yè)面間的切換。另外,每個(gè)界面,可以實(shí)現中文信息、彩色通道和所測輸入波形的顯示,并可控制顯示內容的顯示顏色。
2.6 鍵盤(pán)模塊
4×4矩陣鍵盤(pán)模塊實(shí)現人機交互。
通過(guò)鍵盤(pán),可以對示波器的數字通道、模擬通道、混合通道、存儲、回放、波形左移、波形右移等功能進(jìn)行選擇。
3 基于FPGA的軟件設計
FPGA的硬件主要包括:觸發(fā)電路模塊、數字信號發(fā)生模塊、存儲模塊、鍵盤(pán)模塊、VGA顯示模塊等5個(gè)部分,軟件流程圖如圖2所示。本文引用地址:http://dyxdggzs.com/article/191068.htm
3.1 觸發(fā)電路程序
AD采樣啟動(dòng)后,將從AD進(jìn)來(lái)的數據與觸發(fā)字進(jìn)行比較,當滿(mǎn)足設定條件時(shí),會(huì )產(chǎn)生觸發(fā)信號,此信號送到RAM控制器端。通過(guò)對外部觸發(fā)電路發(fā)出觸發(fā)信號與內部的兩路數字信號進(jìn)行觸發(fā)的選擇后,RAM控制器得到觸發(fā)后將采樣數據寫(xiě)入到RAM中。當RAM在進(jìn)行寫(xiě)數據過(guò)程中觸發(fā)信號是被抑制的;當RAM達到預觸發(fā)深度時(shí),釋放觸發(fā)信號,等待下一次觸發(fā)的到來(lái)。
3.2 數竽信號發(fā)生程序
利用DDS的原理,在FPGA內部生成一個(gè)信號發(fā)生器。主要包括頻率控制寄存器、高速相位累加器和比較器3部分。具體做法為:使用一個(gè)表示信號平均值的數據與AD采樣得來(lái)的數據進(jìn)行比較得到同頻同相的A路信號,再經(jīng)由A信號觸發(fā)計數器,經(jīng)過(guò)合理設置計數脈沖,得到有45°延時(shí),占空比25%的B路信號。最后對該相位值計算數字化正弦波幅度輸出。
表示信號平均值的數據由MicroBlaze測量信號提供。
評論