基于FPGA的QDPSK調制器的設計與實(shí)現
2 QDPSK數字調制器的實(shí)現
2.1 串/并轉換、相位選擇的實(shí)現
順序輸入的二進(jìn)制信息經(jīng)過(guò)串/并變換器,變換成速率減半的雙比特序列,可采用2個(gè)D觸發(fā)器來(lái)實(shí)現,其原理如圖2所示。其中DFFinst和DFFinst3構成一個(gè)兩位移位寄存器,將串行輸入信號變成并行輸出信號;DFFinst4和NOTinst8構成二分頻器,實(shí)現速率減半;DFFinst1和DFFinst2為鎖存器,使信號同步輸。圖3為串/并變換器s-p的仿真結果,其中AB為變換后的雙比特碼元。由圖可以看出,當輸入DataAB為01010101時(shí),在延時(shí)約80 ns后,輸出DataA為0000。DataB為1111。邏輯選相電路主要實(shí)現在4種不同的相位中選擇一種輸出,即四選一電路,電路結構簡(jiǎn)單,用VHDL語(yǔ)言或組合邏輯電路均可實(shí)現,這里不作祥細介紹。本文引用地址:http://dyxdggzs.com/article/191008.htm
評論