<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 用CPLD實(shí)現DSP與背板VME總線(xiàn)之間的連接

用CPLD實(shí)現DSP與背板VME總線(xiàn)之間的連接

作者: 時(shí)間:2012-02-02 來(lái)源:網(wǎng)絡(luò ) 收藏

1 引言

本文引用地址:http://dyxdggzs.com/article/190802.htm

是一種用戶(hù)可以根據自行需要而自己能夠設計構造其邏輯功能的數字集成電路系統,實(shí)現了硬件設計的軟件化。具有豐富的可編程I/O引腳,具有在系統可編程( In System programmability)、使用方便靈活的的特點(diǎn);近年來(lái), 器件成本不斷下降,集成密度、速度和性能大幅度提高,一個(gè)芯片就可以實(shí)現一個(gè)復雜的數字電路系統;再加上使用方便的開(kāi)發(fā)工具,使用CPLD器件可以極大地縮短產(chǎn)品開(kāi)發(fā)周期,給設計、修改帶來(lái)很大方便。CPLD成為一種可優(yōu)化硬件電路設計且具競爭力的產(chǎn)品。

ALTERA 公司不僅提供大規模的CPLD 和FPGA 器件, 同時(shí)也提供一套十分有特色的綜合工具M(jìn)AXPLU S- II, 設計者既可以使用原理圖輸入, 也可以使用文本輸入方式, 更可以二者混合輸入。從編譯、綜合、布線(xiàn)到仿真、下載一氣呵成, 十分方便。

TMS320C6713是TI公司在TMS320C6711的基礎上推出的新一代浮點(diǎn)芯片,它可以在255MHz的時(shí)鐘頻率下實(shí)現1800MIPS/1350MFLOPS的定點(diǎn)和浮點(diǎn)運算,極大程度上滿(mǎn)足了高速數據采集與實(shí)時(shí)控制系統對信號處理速度的要求。作為下位機使用時(shí),它可通過(guò)主機口HPI與各種不同類(lèi)型的上位機連接。

本文將給出如何使用ALteRA 公司的CPLD 器件EPM7128AE-144實(shí)現的HPI口和總線(xiàn)之間的連接方法。

2 TMS320C6713的HPI
2.1 TMS320C6713HPI口的接口信號

TMS320C6713的HPI口是一個(gè)16位寬的并行端口。上位機掌管該端口的主控權,可通過(guò)HPI直接訪(fǎng)問(wèn)TMS320C6713的存儲空間和外圍設備。表1總結了TMS320C6713HPI的接口信號的基本特征。

下面對它們的具體工作方式進(jìn)行說(shuō)明。

(1)HD[15-0]可以看作數據地址的共用總線(xiàn),通過(guò)HD[15-0]傳送的數據包括控制積存器的設置值、初始化的訪(fǎng)問(wèn)地址以及要傳輸的數據。

(2)HCNTL[1-0]信號控制當前訪(fǎng)問(wèn)的是HPI的哪一個(gè)寄存器,還提供了一個(gè)對HPI數據寄存器(HPID)進(jìn)行自增的訪(fǎng)問(wèn)方式。表2給出了HCNTL[1-0]控制信號功能。

(3)HHWIL的作用是表明區分HD[15-0]上傳輸的是32位數據中的高16位還是低16位。

(4)#HAS信號用于復用地址數據總線(xiàn)的主機。

(5)#HCS、#HDS1和#HDS2信號在片內組合為一個(gè)低有效的#HSTROBE信號,它的作用是:讀取時(shí)#HSTROBE信號的下降沿鎖存輸入HPI的控制信號,寫(xiě)入時(shí)其下降沿和讀取時(shí)作用相同,上升沿則鎖存寫(xiě)入的數據。

(6)#HRDY信號表明HPI是否已準備好傳輸數據,作用是在接口時(shí)序上插入等待狀態(tài)。

TMS320C6713HPI中用三個(gè)寄存器來(lái)完成主設備和CPU的通信,他們是HPI數據寄存器(HPID)、HPI地址寄存器(HPIA)、HPI控制寄存器(HPIC)。HPID中存放的是主機從TMS320C6713存儲空間中寫(xiě)入的數據。HPIA中存放的是主機訪(fǎng)問(wèn)TMS320C6713存儲空間的地址。HPIC中存放的是TMS320C6713的控制信息,其高16位和低16位內容相同。

3 設計實(shí)現

實(shí)際上, 整個(gè)CPLD 設計的主要任務(wù)也是圍繞這幾個(gè)信號的設計展開(kāi)的。

用VHDL實(shí)現CPLD的內部邏輯實(shí)現,VHDL 是用來(lái)描述從抽象到具體硬件級別的工業(yè)標準語(yǔ)言, 并已成為一種通用的硬件設計交換媒介。。VHDL硬件描述語(yǔ)言設計方法其靈活性、可移植性都是非常好的,在對設計的仿真方面同圖形化硬件描述方法一樣都是非常優(yōu)秀的,設計效率在大規模設計中將明顯高于原理圖設計。

部分VHDL程序如下:
has ='1';
hrw =crw;
hcntl0 =ca2;
hcntl1 =ca3;
hds1 ='1';
hds2 =cis and hrdy;
cirq1=hint;
ca_l =ca16ca15ca14;
ca_m = ca5ca4;
p1:process (ca_l,ca_m)
begin
case ca_m is
when 00=>ec=1110;
when 01=>ec=1101;
when 10=>ec=1011;
when 11=>ec=0111;
when others =>ec=1111;
end case;
hcs =ec(0);
end procESS p1;

具體的設計思路如下:本設計中,因為還有其他板內部件需要選擇,所以采用地址的4和5譯碼來(lái)控制HCS,當為“00”時(shí)HCS有效。設計時(shí)將HDS1 固定接高電平, 并由IS和HRDY信號產(chǎn)生邏輯來(lái)控制HDS2 信號。當HRDY處于無(wú)效狀態(tài)(即HPI 端口未準備就緒) 時(shí), HDS2 信號不變,不采樣任何信號;而當HRDY有效時(shí), HDS2 信號同IS 信號保持一致, 并在IS 的下降沿采樣控制信號,在上升沿采樣數據信號。在一次傳輸開(kāi)始之前和結束之后, HDS2 都要保持為高電平??捎肏DS2 作為時(shí)鐘輸入的兩分頻電路來(lái)產(chǎn)生HHWIL ; HCNTL[ 0 : 1] 接兩根地址線(xiàn),以便由上層驅動(dòng)程序來(lái)控制對HPI 口內部不同寄存器的訪(fǎng)問(wèn), 并由CR/W來(lái)產(chǎn)生HR/ W信號。

4 結束語(yǔ)

VHDL程序仿真成功后后,通過(guò)PC并口下載到ALTERA公司的芯片EPM7128AE-144,先進(jìn)的EDA工具可以減少設計周期和開(kāi)發(fā)費用,通過(guò)功能和時(shí)序仿真,可以降低設計風(fēng)險。同時(shí),CPLD的在線(xiàn)可編程特性使得修改設計相當容易。本設計應用于蘭州重離子加速器冷卻儲存環(huán)的控制系統中。



關(guān)鍵詞: CPLD DSP VME 背板

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>