基于FPGA的數字選頻器設計
通過(guò)網(wǎng)絡(luò )分析儀測試數字選頻器下行模塊的頻率響應和群延時(shí),如圖6,圖7所示。本文引用地址:http://dyxdggzs.com/article/190500.htm
從圖6可以看出,該數字選頻器能夠實(shí)現比較好的選頻功能,被選出的有效相鄰信道之間最小間隔能達到1 MHz;從圖7可以看出該系統的群延時(shí)比較小,表明設計的濾波器性能較好,信號失真較小,系統實(shí)時(shí)性較好,能夠滿(mǎn)足實(shí)際應用的要求。
4 結語(yǔ)
本文介紹了應用于GSM系統商放站的基于FPGA的八通道數字選頻器的沒(méi)計。數字選頻器應用于直放站中,能夠起到降低信道之間相互干擾的作用,儀放大選中的頻段信道,被選中的信道之間最小間隔能達到1 MHz,且群延時(shí)小,系統實(shí)時(shí)性好,具有較好的選頻效果,能夠滿(mǎn)足實(shí)際應用要求。該數字選頻器的設計采用低成本器件,小巧輕便,易安裝,成本低,具有良好的市場(chǎng)應用前景。
評論