基于模型的數字音頻廣播信號調制系統設計
圖6為差分調制系統的Simulink頂層模型,整個(gè)模型具有三個(gè)輸入端口,在圖中做出標記的為數據輸入端口,經(jīng)過(guò)頻率交織子系統處理的QPSK碼流通過(guò)這個(gè)端口輸入差分調制子系統。其余兩個(gè)端口輸入的為系統時(shí)鐘信息。其中,一個(gè)為系統時(shí)鐘框架中的幀同步時(shí)鐘,另一個(gè)
為系統時(shí)鐘框架中的粗同步信號指示時(shí)鐘?;谶@兩個(gè)系統時(shí)鐘信號,相關(guān)的計算單元計算產(chǎn)生差分調制系統的本地時(shí)鐘,并進(jìn)一步得到相關(guān)模塊的控制時(shí)序。
本地存儲單元為一個(gè)深度為384存儲單元的單端口只讀存儲器,本地存儲單元中存放著(zhù)事先計算得到的編碼相位參考符號,在控制時(shí)序的控制下,差分調制系統在每幀信號的幀頭適時(shí)地從本地存儲單元中讀出相位參考符號,并將其放入反饋緩沖區中,為幀結構整合以及差分調制做準備。反饋緩沖區為一個(gè)移位寄存器,它將為輸入的幀符號流提供差分調制的基準符號差分調制將由編碼QPSK符號流的模8相加計算實(shí)現,為了增強系統的穩定性,使用加法模塊與一個(gè)查找表實(shí)現模8相加計算。從圖6中可以清楚地看到,經(jīng)過(guò)差分調制的碼流通過(guò)反饋回路引入復用模塊,在嚴格的時(shí)序控制下參與后續碼流的差分調制。
4 DAB信號調制系統的實(shí)際測試
利用Xilinx公司的System Generator軟件將在Simulink平臺中經(jīng)過(guò)仿真驗證的DAB信號調制系統硬件模型自動(dòng)轉換為可實(shí)現在FPGA芯片中的硬件工程。所選用的FPGA芯片為Xilinx公司的Virtex 6系列,型號為xc6vlx240t-1fff1156。
評論