基于FPGA開(kāi)發(fā)靜態(tài)無(wú)功補償控制器
用戶(hù)感言
“我們原來(lái)使用DSP開(kāi)發(fā)板開(kāi)發(fā)核心控制算法,再進(jìn)行外圍硬件電路及外殼設計和封裝?,F場(chǎng)運行的反饋是穩定性差,調試排錯困難,導致整個(gè)控制器的上市時(shí)間延長(cháng)。在上海聚星儀器的協(xié)助下我們嘗試在NI CompactRIO平臺上開(kāi)發(fā)控制算法,硬件接口邏輯設計,上下位機通信等功能,算法開(kāi)發(fā)時(shí)間得到有效縮短,最終控制器發(fā)布并安裝到現場(chǎng)后系統穩定性大大提高。目前已銷(xiāo)售了多套在NI CompactRIO上實(shí)現控制器的靜態(tài)無(wú)功補償器。”
硬件:CompactRIO,cRIO 9012,cRIO 9114,NI 9205,NI 9215,NI 9401,NI 9403
圖1 基于NI CompactRIO 的SVC全數字控制系統
圖2 LabVIEW編寫(xiě)的PPL環(huán)節界面
評論