<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > CC2530和FPGA的新型無(wú)線(xiàn)網(wǎng)絡(luò )節點(diǎn)設計

CC2530和FPGA的新型無(wú)線(xiàn)網(wǎng)絡(luò )節點(diǎn)設計

作者: 時(shí)間:2012-08-21 來(lái)源:網(wǎng)絡(luò ) 收藏

圖2的ZigBee網(wǎng)絡(luò )中,路由器既能收發(fā)數據,也能充當路南器,轉發(fā)數據。實(shí)際上,中心協(xié)調器本身和路由器沒(méi)有區別。而在一個(gè)網(wǎng)絡(luò )里,必須把某個(gè)路由器作為主節點(diǎn),并沒(méi)置整個(gè)網(wǎng)絡(luò )所共用的PAN ID,例如所有路由器的出廠(chǎng)PAN ID都設為PAN ID=0x199B。在組網(wǎng)時(shí),需要把其中一個(gè)路由器作為主節點(diǎn),設置除0x199B的0x0001~0xFF00中的任意的PAN ID。在這個(gè)網(wǎng)絡(luò )里,有唯一的PAN ID,任意想要加入網(wǎng)絡(luò )的節點(diǎn),需要設置為相同的PAN ID才可以加入。該網(wǎng)絡(luò )中的任意兩個(gè)節點(diǎn)都可以進(jìn)行通信,即使其他節點(diǎn)都斷電了,當然也有可能中心協(xié)調器也斷電,這兩個(gè)節點(diǎn)間還是可以進(jìn)行通信的。

2 節點(diǎn)的構成
2.1 具體配置
本文采用的主芯片是Altera公司的EP1C6Q240C8,它有240個(gè)引腳、6 030個(gè)LE以及26個(gè)M4K結構的片上RAM(共計239 616位),而且含有2個(gè)高性能PLL以及多達185個(gè)用戶(hù)自定義的I/O口。由于該器件是的協(xié)調操作,所以FPGA需要根據的輸入/輸出進(jìn)行配置,而是既作為MCU,又作為數據傳輸端的芯片。FPGA內部結構如圖3所示。

本文引用地址:http://dyxdggzs.com/article/190019.htm

e.JPG


EP1C6Q240C8根據CC2530發(fā)送來(lái)的控制信號,根據時(shí)鐘單元對CC2530接收到的數據進(jìn)行協(xié)議的檢測。若檢測正確,便發(fā)送到數據控制邏輯單元,再根據地址譯碼存入數據存儲單元。在需要輸出時(shí),也是通過(guò)CC2530的信號發(fā)送來(lái)控制輸出。在FPGA中,最重要的便是數據控制邏輯單元,其中包含了控制比較和數據傳輸的功能。
2.2 CC2530內部設置
MCU與無(wú)線(xiàn)傳輸接收模塊使用TI公司的CC2530,具體選用了CC2530F256。它具有256 KB閃存塊,VDD為2~3.6V,fc為2 394~2 507MHz。使用C語(yǔ)言對CC2530進(jìn)行編程,主要是對RF收發(fā)器的配置,而對了該器件,需要在控制RF收發(fā)器的同時(shí),對FPGA進(jìn)行控制,部分程序如下:
f.JPG



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>