基于FPGA的高速多路視頻數據采集系統
3 系統軟件設計
本方案軟件部分主要為T(mén)VP5150芯片初始化、DMA控制器的配置等。軟件結構流程如圖4所示。本文引用地址:http://dyxdggzs.com/article/190015.htm
4 實(shí)驗結果
為檢驗高速多路視頻數據采集系統的圖像采集效果,系統外接4路攝像頭同時(shí)采集圖像數據,在實(shí)際視頻數據采集過(guò)程中,多路視頻圖像顯示連貫流暢。將存儲在SDRAM中的圖像數據讀取后,通過(guò)后期融合算法,融合成環(huán)境平面圖像,實(shí)際多路圖像采集融合效果如圖5所示。
結語(yǔ)
本文基于FPGA設計了一種高速多路視頻數據采集系統,該系統通過(guò)外接視頻擴展板連接多個(gè)視頻攝像頭,通過(guò)在FPGA內部構建視頻解碼模塊,能夠對每路視頻數據并行解碼,提高要求實(shí)時(shí)性的多路數據采集的效率,并可在不更改硬件設計的前提下對編碼格式的數據采用不同的解碼模塊。SOPC系統的自定義FIFO接口能夠高速緩存視頻數據。通過(guò)DMA IP Core的使用,可減少Niosll軟核CPU讀取低速I(mǎi)/O接口數據所占用的時(shí)鐘周期,提高整個(gè)系統的工作效率。
評論