<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的軟件無(wú)線(xiàn)電平臺設計

基于FPGA的軟件無(wú)線(xiàn)電平臺設計

作者: 時(shí)間:2012-08-30 來(lái)源:網(wǎng)絡(luò ) 收藏

2 FSK設計實(shí)例及仿真結果

在現代通信中,調制器的載波信號幾乎都是正弦信號,數字基帶信號通過(guò)調制器改變正弦載波頻率,產(chǎn)生移頻鍵控(FSK)信號。FSK時(shí)域表達式為

用本系統實(shí)現FSK調制結構框圖如圖4所示,用Verilog-HDL語(yǔ)言編寫(xiě)實(shí)現的FSK調制模塊,相對于傳統的實(shí)現方式,省去了讀取指令周期的時(shí)間,總運算時(shí)間縮短了一半。FSK調制的ModelSim波形仿真結果如圖5所示。

3 結 論

改進(jìn)的基于的嵌入式系統,可更好地滿(mǎn)足通信、雷達、數字電視等高科技領(lǐng)域對信號處理實(shí)時(shí)性的要求。運用和SoPC技術(shù),極大的提高了系統動(dòng)態(tài)實(shí)時(shí)信號的處理能力。在節約資源方面,以節省芯片數量計算,該系統相對于目前常規系統,節省功耗和體積可達30%以上。40MHZ時(shí)鐘頻率, 12bit精度,80dB無(wú)寄生動(dòng)態(tài)范圍,該系統可以應用于Cellular / PCS基站,多通道多模式接收機,GPS抗干擾接收機,相控陣接收機,頻譜分析,3G無(wú)線(xiàn)通信等領(lǐng)域。


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>