<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于OpenBus系統的FPGA嵌入式設計與實(shí)現

基于OpenBus系統的FPGA嵌入式設計與實(shí)現

作者: 時(shí)間:2012-12-24 來(lái)源:網(wǎng)絡(luò ) 收藏

在軟件平臺搭建器SwPlatform完成LED器件底層硬件驅動(dòng)代碼的基礎上,用C語(yǔ)言設計應用程序代碼,實(shí)現32—bit RISC Processor TSK3000A處理器控制LED器件的功能。NanoBoard 3000上有一組共8個(gè)LED(RGBUSERLEDS)。程序代碼擬控制LED7的亮度值為最大值的一半,LED0的亮度每隔一定的時(shí)間,逐漸增強然后熄滅。程序代碼清單如下:

上述程序中的led_open函數、led_set_intensity函數都可以在A(yíng)ltium Designer軟件的知識中心面板查看到其具體含義和調用方法。
2.3 管腳映射與設計下載
設計必不可少的一步是通過(guò)約束文件,建立設計端口與實(shí)際目標器件真實(shí)引腳之間的連接關(guān)系。約束文件中詳細列出了端口到引腳的映射及其它相關(guān)的設計特性,如時(shí)鐘分配等。配置管理器會(huì )自動(dòng)打開(kāi),顯示檢測到的約束文件并添加到工程中,約束配置文件就創(chuàng )建完成了。連接NanoBoard 3000與裝有Altium Designer軟件的電腦,成功下載設計后,占用的資源情況,如圖6所示。在NanoBoard 3000開(kāi)發(fā)板上可以看到,最左側的LED7的亮度是程序中設定的數值,而最右側的LED0亮度則是逐漸變化的,LED的亮暗變化情況與設計意圖一致。

本文引用地址:http://dyxdggzs.com/article/189725.htm

f.JPG



3 結論
基于的FPGA沒(méi)有硬件描述語(yǔ)育的編程,文件的設計像繪制原理圖一樣方便,軟件平臺搭建器SwPlatform為FPGA完成了底層的驅動(dòng)代碼。結合Altium Designer的創(chuàng )新電子平臺NanoBoard3000可片內在線(xiàn)調試,能及時(shí)發(fā)現設計中的問(wèn)題,節約項目的研發(fā)與設計時(shí)間。這種設計方法相對傳統的FPGA設計開(kāi)發(fā),設計過(guò)程大大簡(jiǎn)化,符合FPGA嵌入式“軟”設計的設計應用發(fā)展趨勢。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: OpenBus FPGA 系統 嵌入式設計

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>