<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的彩屏控制器設計

基于FPGA的彩屏控制器設計

作者: 時(shí)間:2013-03-05 來(lái)源:網(wǎng)絡(luò ) 收藏

always@(posedge CLK or negedge RST_n) begin

if (RST_n) begin

x_cnt = 11'd0;

hd = 1'd0;

end

else if (x_cnt ==479) begin

x_cnt = 11'd0;

hd = 1'd0;

end

else begin

x_cnt = x_cnt + 11'd1;

hd = 1'd1;

end

end

同理,當VSYNC電平由低變高,再經(jīng)過(guò)垂直回歸時(shí)間之后,進(jìn)入垂直掃描。在VSYNC的高電平驅動(dòng)下,HSYNC將產(chǎn)生272個(gè)時(shí)鐘周期,像素點(diǎn)在屏幕上從上到下依次逐行輸出,完成整個(gè)圖像數據在彩色顯示器上的顯示。用Verilog HDL編寫(xiě)的同步掃描的時(shí)序程序如下:

always@(posedge CLK or negedge RST_n) begin

if (iRST_n)

y_cnt = 10'd0;

else if (x_cnt == 479) begin

if (y_cnt == 271)

y_cnt = 10'd0;

else

y_cnt = y_cnt + 10'd1;

end

end

1.3 ADS7843 芯片的設計

ADS7843 芯片用于將觸摸的位置進(jìn)行數據轉換。ADS7843 的時(shí)序圖如圖3 所示。其中,CS 為片選信號, 低電平有效;BUSY 為忙指示信號, 同樣低電平有效。

由圖3 可看出,ADS7843 標準的一次數據轉換需要24 個(gè)時(shí)鐘周期, 每次的數據轉換以8 個(gè)時(shí)鐘周期為一次通信, 需要與進(jìn)行3 次通信。第一次通信是觸摸控制模塊的DIN 端口通過(guò)串口向ADS7843 發(fā)送控制字, 同時(shí)對X、Y 的電壓值進(jìn)行采集??刂谱秩绫? 所示, 其中,S 為數據傳輸起始標志位;A2~A0 為通道選擇;MODE 為A/D 轉換精度控制位;SER/DFR 為參考電壓的輸入模式[5]。



關(guān)鍵詞: FPGA 彩屏 控制器

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>