<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 一種3線(xiàn)制半雙工SPI接口設計

一種3線(xiàn)制半雙工SPI接口設計

作者: 時(shí)間:2010-06-08 來(lái)源:網(wǎng)絡(luò ) 收藏
0 引言

串行外圍設備接口(serial peripheralinterface)總線(xiàn)技術(shù)是Motorola公司推出的一種微處理器、微控制器及其外設間的一種全/同步串行數據接口標準,具有連接線(xiàn)少、傳輸效率高等特點(diǎn),因其硬件功能很強,與有關(guān)的軟件就相當簡(jiǎn)單,使CPU有更多的時(shí)間處理其他事務(wù)。

接口一般采用4條連接線(xiàn):串行時(shí)鐘線(xiàn)(SCK)、主機輸出/從機輸入數據線(xiàn)(MOSI)、主機輸入/從機輸出數據線(xiàn)(MISO)和低電平使能的從機選擇線(xiàn)(SS),有的還帶有中斷信號線(xiàn)(INT),或單向模式則不需要主機輸出/從機輸入數據線(xiàn)(MOSI)。為了在減少引腳的基礎上完成主從機的雙向通訊,本文采用機制實(shí)現了一種3線(xiàn)制雙向SPI總線(xiàn)模塊,即通過(guò)使能信號實(shí)現數據傳輸的方向控制,因此將主機輸出/從機輸入(MOSI)線(xiàn)和主機輸入/從機輸出線(xiàn)(MISO)線(xiàn)合并為一條雙向信號線(xiàn)。該模塊是某射頻芯片中的接口模塊,其作用是實(shí)現基帶芯片對射頻芯片的控制以及數據交換,而且為了便于和射頻電路集成,該模塊最終以硬IP形式實(shí)現。

1 SPI總線(xiàn)協(xié)議

射頻芯片的SPI接口具有兩個(gè)主要特征:Slave工作模式和半雙工方式通訊。

SPI接口信號描述如表1。



接口時(shí)序要求如下:

1)輸出時(shí)序

當SEN為高電平時(shí),SPI接口處于輸出狀態(tài)。每次數據傳輸開(kāi)始于SCK信號的上升沿。數據傳輸過(guò)程中,數據由SCK信號控制,并遵循下列規則:數據傳輸時(shí),低位在前,高位在后;每個(gè)輸出數據位在SCK下降沿采樣;當本幀數據輸出達到24 bit時(shí),結束數據輸出;當本幀數據輸出超過(guò)24 bit時(shí),則多余位數全為高電平。

2)輸入時(shí)序

當SEN為低電平時(shí),SPI接口處于輸入狀態(tài)。每次數據傳輸開(kāi)始于SEN信號的下降沿,結束于其上升沿。數據傳輸過(guò)程中命令和數據有SCK和SEN信號控制,并遵循下列規則:數據傳輸時(shí),低位在前,高位在后;每個(gè)輸入數據在SCK下降沿移入MOSI;當本幀數據輸入為24 bit時(shí),當SEN轉為高電平時(shí),將已輸入的24 bit數據寫(xiě)入RF IC內部寄存器;當本幀數據輸入不足24 bit或多于24 bit時(shí),放棄本幀輸入,等待下一幀。

射頻SPI接口的最大特點(diǎn)就是采用半雙工通訊機制,串行數據的輸入/輸出共用一條數據線(xiàn),因此SPI接口數據通路的設計和普通的4線(xiàn)制SPI接口完全不同。

2 實(shí)現方案

2.1 總體結構

SPI接口電路主要由讀/寫(xiě)控制器、串行寄存器組、輸出寄存器組和內部定時(shí)器四部分構成,如圖1所示。



在SPI接口模塊中,數據交換的核心是串行寄存器組,讀、寫(xiě)控制器根據外部方向選擇信號SEN交替控制串行寄存器組的輸人和輸出。

上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: SPI 半雙工 接口設計

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>