基于Multisim 9的數字電子鐘設計與仿真
1 設計任務(wù)
(1)電子鐘能顯示“時(shí)”、“分”、“秒”;
(2)能夠實(shí)現對“時(shí)”、“分”、“秒”的校時(shí)。
2 整機框圖
數字電子鐘主要由秒信號發(fā)生器、“時(shí)、分、秒”計數器、譯碼顯示器、校時(shí)電路等組成。秒信號發(fā)生器主要由石英晶體振蕩器或555振蕩器分頻后得到;秒、分都是60進(jìn)制,故由60進(jìn)制計數器構成;時(shí)為24進(jìn)制,即由24進(jìn)制計數器構成;顯示部分由譯碼和數碼顯示構成;校時(shí)電路由門(mén)電路和開(kāi)關(guān)等構成。整機框圖如圖1所示。
3 各部分電路設計
3.1 秒、分、時(shí)計數器
秒、分計數采用60進(jìn)制計數器,時(shí)采用24進(jìn)制計數器。它們都是8個(gè)BCD碼輸出,1個(gè)進(jìn)位輸出,1個(gè)時(shí)鐘脈沖輸入。在設計層次電路時(shí),皆可設計為1個(gè)輸入端,9個(gè)輸出端。在Multisim仿真軟件中,執行Place/New Hierachical Block命令,在fiIe name of Hierachical Block中填入你要設計的電路名稱(chēng),如“60進(jìn)制計數器”等,再根據需要在輸入、輸出端口數中填寫(xiě)所需數字,點(diǎn)“OK”后,即得如圖2所示電路層次模塊。雙擊它,得到圖3所示窗口,點(diǎn)Edit HB/SC對其內電路進(jìn)行設計。若要進(jìn)行修改,同樣采用以上步驟。
評論