基于SoPC的FIR濾波器設計與實(shí)現
2 FIR濾波器的實(shí)現
Altera提供的FIR Complier是結合Altera FPGA器件的FIR Filter Core,DSP Builder與FIR Compiler可以緊密結合起來(lái)。DSP Builder提供了FIR Core的應用環(huán)境和仿真驗證環(huán)境。
2.1 建立模型文件
為了調用FIR IP Core,在Simulink環(huán)境中新建模型文件,放置Sigtlal Compiler模塊和FIR模塊。啟動(dòng)Simulink的方法:打開(kāi)Matlab,在主命令窗口直接鍵入Simulink,按回車(chē)即可。然后打開(kāi)Altera DSP Builder模塊,在MegaCore Functions調出fir_compiler_v7_0。
2.2 配置FIR濾波器核
雙擊模型中的FIR模塊,在彈出來(lái)的選擇窗口中有:關(guān)于這個(gè)核(about this core)、程序說(shuō)明書(shū)(documentation)、顯示元件(display symb01)、步驟1確定參數(Stepl:Parameterize)和步驟2生成(Step2:Generate)等4個(gè)不同的選項。點(diǎn)擊stepl,便打開(kāi)了FIR濾波器核的參數設置窗口,如圖3所示。本文引用地址:http://dyxdggzs.com/article/187846.htm
由圖3可見(jiàn),濾波器的系數精度為32位,器件為CycloneⅢ,結構為并行濾波器,結構選擇了1級流水線(xiàn),濾波器由LC邏輯宏單元構成,系數數據存于FPGA的M9K模塊中,1個(gè)輸入通道,32位有符號并行輸入,全精度數據輸出。設定后會(huì )直接顯示濾波器的頻率響應(frequency res-ponse)或時(shí)域響應及系數值(timeresponse coefficeient values)。由其頻率響應圖可以看出,此FIR濾波器為低通濾波器。如果不符合設計要求,則可以通過(guò)對Edit Coefficient Set選項,對濾波器進(jìn)行重新配置。
2.3 生成VHDL語(yǔ)言
完成FIR濾波器核配置后,便可得到設計好的濾波器,加入輸入/輸出信號,形成如圖4所示電路。點(diǎn)擊SignalCompiler,再選擇Anal-yze,選擇Sigle step compilation中的Convert MDL to VHDL,就可以生成對應的VHDL語(yǔ)言。
在QuartusⅡ中打開(kāi)編譯后生成的fir.qpf工程文件,可以得到濾波器的VHDL語(yǔ)言,其部分代碼如下:
編譯成功后,可以將其轉換成元件。
評論