<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 高速高精度鐘控比較器的設計

高速高精度鐘控比較器的設計

作者: 時(shí)間:2010-12-20 來(lái)源:網(wǎng)絡(luò ) 收藏


1.2 比較級
比較級響應時(shí)間的快慢直接影響著(zhù)的速度。該部分電路的原理主要是利用預放大器的輸出控制比較級輸入端電壓的變化,即通過(guò)預放大級電路將輸入差值放大到大于比較級的閾值,避免了比較級的非穩態(tài)輸出,從而把再生階段初始時(shí)建立的較小的輸入電壓差在短時(shí)間內再生放大,提高了的精度。該比較級(圖1)的兩個(gè)交叉耦合MOS管VM10、VM11的互聯(lián)實(shí)現了用正反饋環(huán)路結構提高比較級電路增益的目的。開(kāi)關(guān)晶體管VM4、VM5、VM12、VM13、VM14、VM15共同控制比較級的工作狀態(tài),狀態(tài)轉換的快慢影響著(zhù)比較級的再生速度,MOS開(kāi)關(guān)的響應時(shí)間為,因此可以通過(guò)減小晶體管的尺寸來(lái)縮短比較級的再生時(shí)間,本設計中的開(kāi)關(guān)晶體管均采用該工藝下最小尺寸。
比較級電路有兩種工作模式:復位模式與比較模式。當時(shí)鐘信號clk為高電平時(shí),VM4、VM5導通使預放大器采集并放大輸入信號,VM12、VM13導通和VM14、VM15關(guān)斷強制將再生節點(diǎn)電壓Vo1,Vo2拉到低電平。當時(shí)鐘信號clk為低電平時(shí),VM4、VM5、VM12、VM13關(guān)斷,VM14、VM15導通,系統進(jìn)入比較模式。VM10和VM11柵源電壓的不同將導致流過(guò)這兩個(gè)晶體管電流的不同,兩再生節點(diǎn)Vo1,Vo2電壓上升的快慢就不同,電壓上升較快的一端將會(huì )抑制另一端再生節點(diǎn)電壓的上升,比較級電路正反饋的機制將會(huì )使再生節點(diǎn)電壓差迅速增加。
1.3 輸出緩沖級
目前,A/D轉換器中的比較器通常在時(shí)鐘的跳變沿處進(jìn)行比較。本文設計的電路是通過(guò)在比較級電路后增加輸出緩沖級(又稱(chēng)后放大級) ——正反饋的latch結構來(lái)實(shí)現的,其主要作用是把比較級電路的輸出信號轉化為邏輯電平(O V或5 V)。
當使能信號enable為低電平時(shí),VM24關(guān)斷(圖1),再生節點(diǎn)電壓無(wú)法作用于輸出緩沖級電路,整個(gè)比較系統處于不工作狀態(tài)。當enable為高電平時(shí),VM24導通,輸出緩沖級電路導通。當時(shí)鐘信號clk為低電平時(shí),VM18和VM19導通,VM16、VM17、VM20、VM21構成了一個(gè)首尾相接的放大器,根據比較級再生節點(diǎn)電壓的不同將比較器的輸出電壓VOUT1,VOUT2迅速轉化為全擺幅數字電平。當clk為高電平時(shí),VM18和VM19關(guān)斷,緩沖級電路進(jìn)入鎖存輸出信號的狀態(tài),保證了輸出結果的穩定性。

2 電路的分析和優(yōu)化
2.1 比較速度
在時(shí)鐘信號clk為低電平時(shí),鐘控比較級電路進(jìn)入再生階段,此時(shí)該部分電路的小信號模型,如圖4所示。


根據小信號模型的節點(diǎn)電流可得到如下公式:

其中,C1和C2是從VM10和VM11的漏極到地的電容,R1和R2是從VM10和VM11的漏極到地的電阻,為再生節點(diǎn)所加的初始電壓。τ為時(shí)間常數,假設所有的晶體管相同,則有R1=R2,C1=C2,gm11=gm10=gm,從而τ1=τ2=τ。
用△Vo定義Vo1與Vo2的差值,用△Vi定義的差值,因此

需要注意的是:1)在鐘控比較級使能之前,再生節點(diǎn)電壓變化的速度隨△Vi的增加而增大;2)τ的絕對值越小,傳輸延時(shí)越小,比較器工作速度越快。由此可知,通過(guò)增加輸入跨導、減小輸出節點(diǎn)的負載電容和提高初始輸入電壓差可提高比較器速度。
此外,存比較級電路后增加的輸出緩沖級電路也能縮短比較器的比較時(shí)間。其優(yōu)點(diǎn)是結合了比較級電路的正指數響應和正反饋latch結構的負指數響應,即比較級電路先經(jīng)過(guò)一時(shí)間段將輸入信號放大到某一差值Vx,輸出緩沖級電路就會(huì )迅速將比較器的輸出電壓轉化到邏輯電平。本文設計的比較級電路和輸出緩沖級電路的瞬態(tài)響應如圖5所示。


2.2 回饋噪聲
在比較級電路工作階段,再生節點(diǎn)電壓的快速變化通過(guò)寄生電容對輸入信號引起的干擾稱(chēng)為回饋噪聲,其嚴重影響比較器的精度。在模數轉換器中會(huì )用到大量的比較器,這些比較器上的回饋噪聲將提高ADC的誤碼率。為了有效地抑制回饋噪聲對比較器的影響,本文采用了隔離和互補技術(shù)。
在預放大級中增加開(kāi)關(guān)晶體管VM4和VM5,實(shí)現了隔離輸入信號與再生節點(diǎn)電壓的回饋噪聲。在比較器從復位階段轉變?yōu)楸容^階段時(shí),VM 4、VM5關(guān)斷,切斷了預放大器和比較級電路之間的信號通路,使再生節點(diǎn)電壓的快速變化無(wú)法直接耦合到比較器的輸入端,從而降低了回饋噪聲。
互補技術(shù)的具體實(shí)現方法是在預放大級的輸入端增加NMOS管VM25、VM26構成的電容,使其與輸入晶體管VM1、VM2的柵漏電容CGD構成互補結構。為達到最佳互補效果,CM25,CM26的值應與CGD保持相等,即VM25、VM26的寬度應為VM1、VM2的一半。當輸入對管源端電壓發(fā)生變化時(shí),CM25,CGD-M2和CM26,CGD-M1構成的互補結構使變化的電流相互抵消,從而提高輸入電壓的穩定性。



關(guān)鍵詞: 高精度 比較器 鐘控

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>