基于FPGA的AD9910控制設計
例程中,將update信號設置為手動(dòng),通過(guò)頻率控制singletone profile0寫(xiě)入頻率控制字0X0CCC_CCCD,此數字轉換成十進(jìn)制為21474836 5,代入頻率控制字的公式,計算出頻率為50 MHZ。使用示波器測量觀(guān)察,如圖5所示。本文引用地址:http://dyxdggzs.com/article/187577.htm
圖中,橫坐標為時(shí)間t,單位為納秒(ns),縱坐標為電壓幅度(A),單位為毫伏(mv)??梢钥闯?,輸出波形的頻率為50 MHz,與初始設定值一致。由此可見(jiàn),程序符合設計要求。
3 結束語(yǔ)
FPGA對AD9910的控制是通過(guò)對其各個(gè)控制寄存器進(jìn)行相關(guān)設置來(lái)實(shí)現的。隨著(zhù)FPGA的廣泛應用,以及更快的數據處理速度,基于FPGA+D-DS的方案對于頻率源的設計與實(shí)現具有工程實(shí)踐意義,而且還將在更多的領(lǐng)域得到應用。
評論