基于SoPC的超聲導波激勵信號發(fā)生器設計
在管道缺陷檢測當中,超聲導波檢測技術(shù)與傳統無(wú)損檢測方法相比具有沿傳播路徑衰減小,傳播距離遠,引起的質(zhì)點(diǎn)振動(dòng)能遍及構件內部和表面的特點(diǎn),因此表現出更大優(yōu)勢[1]。超聲導波在傳播過(guò)程中存在多模態(tài)和頻散特性,若激勵源選擇不當,導波發(fā)生嚴重頻散,會(huì )使回波信號變得極為復雜,不利于缺陷分析。根據導波頻散特性曲線(xiàn)可知,在50 kHz~500 kHz范圍內,L(0,2)模態(tài)超聲導波傳播速度最快最穩定,幾乎不發(fā)生頻散。用漢寧窗調制該頻段內一定周期數的單音頻信號,形成窄帶脈沖作為激勵源,激勵出L(0,2)模態(tài)占主導的超聲導波,可最大限度地避免頻散帶來(lái)的不利影響[2]。
目前出現了多種超聲導波激勵信號發(fā)生器設計方案。一是利用多功能函數發(fā)生器如HP33120A[3]實(shí)現。由于HP33120A存儲長(cháng)度有限,長(cháng)距離檢測時(shí)脈沖間會(huì )出現干擾,最高調制頻率不高[4]。二是采用單片機控制DDS芯片設計,精度較高,但定制性較弱,且一般需要兩片以上DDS芯片,成本昂貴。還有一種方法是用高速單片機控制D/A轉換芯片直接輸出信號,方便易行,然而精度較低,激勵頻率受到單片機頻率限制,而且很難做到連續可調。為了解決上述設計方案的不足,本設計在Xilinx公司FPGA(現場(chǎng)可編程門(mén)陣列)上,以MicroBlaze軟核處理器為控制核心,借鑒直接數字頻率合成DDS(Direct Digital Frequncy Synthesis)技術(shù),給出了一種產(chǎn)生L(0,2)模態(tài)超聲導波激勵信號源的SoPC(System on Programmable Chip)實(shí)現方法。所得激勵源精度高,漢寧窗調制下的單音頻正弦波周期數可調,頻率連續可調。
1系統整體方案設計
本系統以Xilinx公司Spartan 3E-Starter開(kāi)發(fā)板為硬件平臺。此開(kāi)發(fā)平臺外設資源較為豐富,通過(guò)增加少量的外圍設備即可實(shí)現系統設計。Spartan 3E系列FPGA是Xilinx 公司性?xún)r(jià)比最高的FPGA芯片,可較好地滿(mǎn)足產(chǎn)品的高集成化與低成本化[5]。其內部MicroBlaze軟核處理器采用功能強大的32位流水線(xiàn)RISC結構,包含32個(gè)32位的通用寄存器、2個(gè)32位特殊寄存器,可具有3/5級流水線(xiàn)。時(shí)鐘頻率高達150 MHz。以IBM CoreConnect技術(shù)為基礎,提供了豐富的接口資源。其中PLB(處理器本地總線(xiàn))總線(xiàn)提供對片上外設、外部存儲器以及基于硬件描述語(yǔ)言編寫(xiě)的算法模塊的訪(fǎng)問(wèn) ,和其他外設IP核一起,完成嵌入式的SoPC開(kāi)發(fā)。超聲導波激勵源的SoPC實(shí)現結構如圖1所示。
FPGA實(shí)現所有數字電路部分。MicroBlaze軟核處理器是系統的控制核心,通過(guò)LMB(本地存儲器總線(xiàn))訪(fǎng)問(wèn)程序存儲空間BRAM,PLB總線(xiàn)掛載所需IP核。例化GPIO接口連接鍵盤(pán),負責激勵信號的頻率設置。LCD1602用于當前頻率值顯示。自主編寫(xiě)的DDS IP為系統波形發(fā)生的核心,直接產(chǎn)生激勵源波形。MDM為系統的調試模塊,RS232用于和PC機通信或程序調試。使用Xilinx嵌入式開(kāi)發(fā)套件EDK自帶的數字時(shí)鐘管理DCM(Digital Clock Manager) IP核,把50 MHz輸入時(shí)鐘分頻,分別為DDS模塊和外部高速數模轉換芯片DAC902提供穩定的5 MHz和50 MHz時(shí)鐘信號。程序通過(guò)JTAG下載到FPGA內部的BRAM,或者片外PROM中存儲。FPGA產(chǎn)生的數字信號經(jīng)過(guò)DAC902轉換為模擬信號,再經(jīng)過(guò)低通濾波器去噪,即可獲得高質(zhì)量的超聲導波激勵信號源。
2 超聲導波DDS IP核設計
2.1 DDS算法原理
DDS是根據采樣定理,通過(guò)查找表方法產(chǎn)生波形。通常為正弦波、余弦波、三角波或方波等。完整的DDS結構示意圖如圖2所示。在參考時(shí)鐘的驅動(dòng)下,N bit相位累加器對頻率控制字K進(jìn)行相位累加,得到的相位碼對波形存儲器尋址,使之輸出相應的波形幅度值。將該值送給DAC和低通濾波器LPF,實(shí)現量化幅值到一個(gè)平滑信號的轉換。當相位累加值大于2N時(shí),相位累加器產(chǎn)生一次溢出,溢出頻率就是DDS的輸出頻率。輸出信號頻率fout可表示為:
由DDS原理可知,相位累加器的位數N決定 DDS 的精度。N值越大,DDS的頻率間隔?駐f就越細。但N值增加,所需ROM 容量也將成指數增加。實(shí)際上在一般系統中,D/A轉換器的位數m是一定的,通常選取累加器的輸出位數N=m+2,即可滿(mǎn)足需要[6]。設計中DAC902為12 bit,取累加器為14 bit,調制脈沖最大幅值為212, 即4 096。借助 Matlab,生成由漢寧窗調制10個(gè)周期正弦波的窄帶脈沖波形,如圖3所示。
本設計基于DDS技術(shù),采用Verilog HDL 硬件描述語(yǔ)言設計直接產(chǎn)生導波激勵波形的DDS模塊,頂層原理如圖4所示。
L(0,2)模態(tài)超聲導波的50 kHz~500 kHz頻率是指單音頻信號頻率(如圖3所示,10個(gè)周期, 設單音頻率為f0),而非DDS輸出頻率fout。由Tout=10T0,得fout=f0/10。所以DDS輸出fout應為5 kHz~50 kHz。系統主時(shí)鐘為50 MHz,在DDS輸出最高頻率為50 kHz時(shí),為實(shí)現0.3 kHz(單音頻3 kHz) 步進(jìn)值,10周期窄帶脈沖取樣點(diǎn)數不少于100點(diǎn),以減小失真,則時(shí)鐘頻率必須大于4.9 MHz。將系統主時(shí)鐘10分頻,得到5 MHz DDS時(shí)鐘頻率。頻率控制字取8 bit就可滿(mǎn)足要求。
累加器模塊Accu對頻率控制字K累加,并將結果的低14位sum[13:0]送給下一級Reg寄存器,作為ROM地址。Accu的最高位sum[14]為判斷位。在累加過(guò)程中,當相位sum[14]為1時(shí),累加器清零,完成一次脈沖發(fā)射。然后通過(guò)一個(gè)計數器實(shí)現延時(shí)功能,使激勵脈沖每隔1 ms發(fā)射一次。
ROM模塊采用ISE中ROM IP核直接定制。如果在系統中添加多個(gè)ROM,每個(gè)ROM中分別載入不同周期的調制脈沖,可實(shí)現激勵源的周期可調。借助Matlab,把圖3窄帶脈沖量化成 12 bit 的定點(diǎn)波形數值,形成.coe 文件并加載到ROM中。
將頻率控制字K設為23時(shí),輸出頻率fout等于7 kHz,對應單音頻信號為70 kHz。Modelsim仿真波形如圖5所示。
3系統硬件實(shí)現
3.1 外設IP核掛載
利用EDK的XPS,創(chuàng )建MicroBlaze硬件平臺。通過(guò)Base System Builder Wizard快速添加配置,如RS232、GPIO、BRAM等。對于自主編寫(xiě)的DDS模塊,使用Create/Import Peripheral工具,適當修改user logic 和IPIF兩個(gè)自動(dòng)生成文件,可將自己的邏輯模塊掛接在PLB總線(xiàn)上,無(wú)需過(guò)多關(guān)心自定義IP與PLB總線(xiàn)的協(xié)議和接口邏輯。在XPS中添加自帶的DCM時(shí)鐘管理模塊,為DDS IP和DAC提供精確穩定的時(shí)鐘輸入。最后為所有外設分配地址,建立端口連接。
評論