<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 一種用于13 bit 40 MS/s流水線(xiàn)ADC中的采樣保持電路

一種用于13 bit 40 MS/s流水線(xiàn)ADC中的采樣保持電路

作者: 時(shí)間:2012-04-13 來(lái)源:網(wǎng)絡(luò ) 收藏

近年來(lái),隨著(zhù)通信和多媒體市場(chǎng)的快速增長(cháng),數字系統無(wú)論在處理能力還是處理速度上都取得了飛速的發(fā)展,因此對作為模擬信號通向數字信號橋梁的模數轉換器()的性能要求也越來(lái)越高 [1]。在各種結構中,流水線(xiàn)在速度和精度上能夠達到合理的折衷,因此得到了廣泛應用。在流水線(xiàn)結構ADC中,其前端采樣保持電路是整個(gè)系統的關(guān)鍵模塊之一,其性能直接決定了整個(gè)ADC的性能[2]。

本文引用地址:http://dyxdggzs.com/article/186606.htm

本文對流水線(xiàn)ADC的采樣保持電路的結構以及主要模塊如增益提高型運算放大器電路、共模反饋電路和開(kāi)關(guān)電路進(jìn)行了分析,并對各個(gè)模塊進(jìn)行了設計,最終設計出一個(gè)適合于13 MHz流水線(xiàn)ADC的采樣保持電路,仿真結果表明,該采樣保持電路滿(mǎn)足設計要求。

1 采樣保持電路結構

采樣保持電路的結構直接決定了采樣保持電路的精度和速度,圖1為常用的兩種全差分結構:電荷再分布型和電容翻轉型。全差分結構能夠很好地消除直流偏置和偶次諧波失真,并抑制來(lái)自襯底的共模噪聲。

與電荷再分布型結構相比較,電容翻轉型結構的反饋系數為1,是電荷轉移型(在Cs=Cf=C時(shí),反饋系數為0.5)的兩倍,因此在同樣的閉環(huán)帶寬時(shí),電容翻轉式結構所要求的運放單位增益帶寬(GBW)只是電容電荷再分布式GBW的一半,所以電容翻轉型結構具有功耗小的優(yōu)點(diǎn)[3]。另外由于電荷再分布型電路需要使用4個(gè)電容,但電容翻轉型只需要2個(gè)電容,在CMOS工藝中,電容需要大的實(shí)現面積,電容翻轉型結構具有小的實(shí)現面積。因此,電容翻轉型更適合高速高精度的流水線(xiàn)ADC應用,本文的采樣保持電路采用電容翻轉式結構來(lái)實(shí)現。

2 增益提高型放大器的設計

運算放大器是整個(gè)采樣保持電路中最重要的模塊,它的增益和帶寬直接決定了采樣保持電路的精度和速度。但增益和帶寬是相互矛盾的,高增益要求使用多級放大器、小的偏置電流、長(cháng)溝道器件;而大帶寬則要求使用單級放大器、大的偏置電流、短溝道器件,所以放大器是采樣保持電路設計的一個(gè)難點(diǎn)。

本文主運算放大器采用全差分的折疊式共源共柵結構,并用增益提高技術(shù)來(lái)提高放大器的增益,達到了高增益和大帶寬的要求[4-5]。主運算放大器電路如圖2 所示,由于NMOS管的遷移率高于PMOS管,在跨導相同的情況下,NMOS管具有較小的面積,從而使得運算放大器具有較小的輸入電容,有利于提高采樣保持電路的反饋系數,所以本文采用了NMOS管作為輸入對管的折疊式共源共柵結構。兩個(gè)輔助運算放大器BN和BP分別為NMOS和PMOS管作為輸入對管的折疊式共源共柵放大器。圖2 中的CMFB模塊為主運算放大器的共模反饋電路,由于主運放的輸出擺幅較大,所以采用如圖3(a)所示的開(kāi)關(guān)電容共模反饋電路,開(kāi)關(guān)電容共模反饋不會(huì )受輸出擺幅產(chǎn)生限制,并且其只有靜態(tài)功耗。對于兩個(gè)輔助運放而言,由于其輸出和輸入范圍很小,所以采用如圖3(b)所示的連續時(shí)間共模反饋電路,這種電路沒(méi)有電容,節省了面積。圖2(b)為主運算放大器在負載電容為6 pF時(shí)的頻率特性曲線(xiàn),其增益為133 dB,帶寬約為478 MHz,相位余度為59.7度。整個(gè)放大器(包括偏置電路、輔助運放、共模反饋電路)消耗的平均電流為8.5 mA。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: bit ADC 40 MS

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>