<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 倍頻電路的預置可逆分頻器設計

倍頻電路的預置可逆分頻器設計

作者: 時(shí)間:2012-11-11 來(lái)源:網(wǎng)絡(luò ) 收藏

本文引用地址:http://dyxdggzs.com/article/185572.htm

3. 基于simulink的可逆設計

采用simulink 建立可逆模型,如圖1 所示。采用五級D 觸發(fā)器實(shí)現,輔之以必要的控制邏輯。輸入端A、B、C、D、E 為輸入模值,I _ D為1 時(shí)分頻器工作在遞增模式,當I _ D為0時(shí)分頻器工作在遞減模式,符合函數的輸出T連接至D觸發(fā)器的清零端,分頻器的工作波形如圖2 所示。從圖中可以看出分頻器能夠在模下完成遞增或遞減分頻器功能。

五級分頻器框圖

圖1 五級分頻器

圖2 分頻器的工作波形

圖2 分頻器的工作波形。

圖3 分頻器的仿真波形

圖3 分頻器的仿真波形。

4. 基于FPGA的可逆分頻器設計

采用verilog 語(yǔ)言實(shí)現了可逆分頻器,其仿真波形如圖3 所示,分頻器可完成模以及遞增及遞減分頻功能。分頻器的verilog 代碼如圖4 所示,寄存器傳輸級網(wǎng)表如圖5 所示。

分頻器代碼

圖4 分頻器代碼。

寄存器傳輸級網(wǎng)表

圖5 寄存器傳輸級網(wǎng)表。

5. 總結

本文分析了變??赡娣诸l器的工作原理,并分別采用simulink 和FPGA 實(shí)現了可逆分頻器。仿真結果表明分頻器能夠完成模,遞增和遞減分頻功能,滿(mǎn)足設計要求。

分頻器相關(guān)文章:分頻器原理

上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 倍頻電路 預置 分頻器

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>