基于JK觸發(fā)器的12歸1計數器的設計與實(shí)現
摘要:觸發(fā)器是數字電路的基本邏輯單元之一,也是構成各種時(shí)序電路的最基本邏輯單元。文中給出了基于JK觸發(fā)器來(lái)設計十二歸一計數器的設計和實(shí)現方法,并通過(guò)EWB軟件進(jìn)行了仿真。
關(guān)鍵詞:JK觸發(fā)器;12歸1;計數器;時(shí)序電路
O 引言
在現實(shí)生活中,任意進(jìn)制的歸一應用都十分廣泛。觸發(fā)器是數字電路中的基本邏輯器件,本文給出了用JK觸發(fā)器設計實(shí)現十二歸一計數器的設計方法,該方法也可以擴展到設計實(shí)現任意進(jìn)制的計數器。
1 計數器的基本原理
根據12歸l計數器的設計要求,可利用4個(gè)JK觸發(fā)器來(lái)實(shí)現12歸1計數器,其JK觸發(fā)器的功能表如表1所列,計數狀態(tài)表如表2所列。
12歸1計數器通常有兩種功能,即計數和置1,通過(guò)分析JK觸發(fā)器的功能表和計數器狀態(tài)表,可以看到,要實(shí)現計數,也有兩種方法,即同步計數和異步計數;而要實(shí)現置1,同樣也有兩種方法,即利用JK觸發(fā)器的端異步置1和直接利用J、K端同步置1。
2 異步計數/異步置1法的設計
異步時(shí)序電路是指無(wú)統一CP,輸入時(shí)鐘脈沖只作用于最低位觸發(fā)器,各觸發(fā)器間串行連接,即狀態(tài)更新逐級進(jìn)行的一種計數器電路。圖1所示就是一種異步計數器的電路圖。
3 同步計數/異步置1法的設計
所謂同步時(shí)序計數器,是指有統一的CP、狀態(tài)更新與CP同步、而且共用的信號源。分析12歸1的狀態(tài)表,可以看出:當低位全部變?yōu)?時(shí),高位進(jìn)位。而將JK觸發(fā)器的、端置1,即為異步置l,其所設計的同步計數器電路如圖2所示。
評論