<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > 基于A(yíng)D9898的UHF波段頻率合成器設計

基于A(yíng)D9898的UHF波段頻率合成器設計

作者: 時(shí)間:2010-09-15 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:介紹了DDS+PLL系統的信號產(chǎn)生原理,給出了采用直接數字來(lái)激勵AD4113鎖相環(huán)模塊等高集成度芯片,進(jìn)而合成系統的硬件實(shí)現原理和主要電路方法。該合成系統的頻帶為l~2GHz,主要應用于穿墻雷達系統。
關(guān)鍵詞:穿墻雷達;信號源;AD9858;DDS;PLL

本文引用地址:http://dyxdggzs.com/article/180492.htm

O 引言
穿墻雷達是一種能夠穿透非金屬墻壁,并對墻壁后面人員或物體進(jìn)行探測、追蹤和定位的雷達系統,一般采用超帶寬步進(jìn)體制。本實(shí)驗室搭建的穿墻雷達系統需要一個(gè)l~2 GHz頻帶的信號源。根據系統帶寬以及雜散、相位噪聲等系統參數要求,筆者采用DDS+PLL混合頻率合成技術(shù),并充分利用AD9858等高集成化芯片,了一種可滿(mǎn)足系統信號源輸出要求的頻率。

1 系統原理與結構
DDS+PLL頻率的基本原理是用一個(gè)低頻、高分辨率的DDS頻率來(lái)激勵或者插入PLL,然后將兩者的優(yōu)勢結合起來(lái)產(chǎn)生高品質(zhì)的信號
源。
本文采用DDS激勵PLL的方案來(lái)滿(mǎn)足系統要求。本系統采用高穩定的頻率源作為系統參考時(shí)鐘;并在單片機的控制下把頻率控制字和相位控制字寫(xiě)到DDS內部寄存器,然后由DDS產(chǎn)生一個(gè)頻率和相位都可以編程控制的模擬正弦波輸出,并把DDS的輸出作為PLL的參考信號,最后根據穿墻雷達系統要求的信號頻率來(lái)設定分頻器的分頻比N,從而得到系統輸出信號。此類(lèi)方案實(shí)現的信號源具有較高的頻率和較快的頻率轉換速度,而AD9858等集成芯片的高性能則使系統在雜散和噪聲方面也能達到要求。

2 電路設計
本系統的電路設計主要分為DDS模塊和PLL模塊兩大部分,其系統框圖如圖l所示。

4a.JPG


2.1 DDS模塊電路設計
本系統由DDS來(lái)保障較高的頻率分辨率和良好的參考源性能,而由PLL提高頻率輸出并濾除DDS輸出雜散,跳頻方式則通過(guò)對DDS和PLL的
控制來(lái)實(shí)現。
AD9858的外接1 GHz時(shí)鐘點(diǎn)頻源可使用ADF4360_2生成,并可使用ADIsimPLL仿真,其基本電路原理圖如圖2所示。ADF4360_2的參考時(shí)鐘使用100MHz有源晶振,實(shí)際電路設計時(shí)需加入濾波后再接到Ref端口。輸出頻率為2 GHz,可以設置為2分頻輸出,也可以在A(yíng)D9858芯片內部設置為2分頻輸入。

4b.JPG


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>