計算機電源“白金”化
下一頁(yè)的圖 6 顯示了同步FET(QE 和 QF)柵極的波形圖,它們通過(guò)圖 3 所示 OUTE 和 OUTF 信號驅動(dòng)。這些信號都產(chǎn)生自 TI 新的 UCC28950 相移、全橋接控制器。圖 6 表明 FET QE 和 QF 導通的同時(shí)主體二極管沒(méi)有導電。盡管仍然可以看到一些主體二極管導電,但沒(méi)有圖 5 那么多。本文引用地址:http://dyxdggzs.com/article/178952.htm
圖 6 顯示了 QE 和 QF 低主體二極管導電的波形圖
我們對兩種驅動(dòng)方案(OUTA 和 OUTB 與 OUTE 和 OUTF)從 20% 到滿(mǎn)負載條件下 600-W DC/DC 轉換器的效率進(jìn)行了測量。在下一頁(yè)的圖 7 中,顯示了這兩種驅動(dòng)方案的轉換器效率數據。我們可以看到,相比使用 OUTA 和 OUTB,在 50% 到 100% 負載時(shí)使用 OUTE 和 OUTF 的效率高出約 0.4%。0.4% 效率增加看起來(lái)似乎并不多,但在設計人員努力想要達到“白金”標準時(shí)效果就不一樣了。
圖 7 不同 QE 和 QF 驅動(dòng)方案下 600-W DC/DC 轉換器的效率
結論
即使我們可以通過(guò)一個(gè)并非為同步整流(OUTA 和 OUTB 驅動(dòng)方案)而設計的相移、全橋接控制器來(lái)對一個(gè)具有同步整流器的相移、全橋接轉換器進(jìn)行控制,實(shí)現 ZVS 所要求的 OUTA 和 OUTB 之間接通延遲也會(huì )使兩個(gè)同步 FET 在同一時(shí)間 (tDelay) 關(guān)閉。這種延遲會(huì )導致在 FET 快速續流期間出現過(guò)多的體二極管導電。本文表明更加有效的方法是:在快速續流期間疊加同步整流器的“接通”時(shí)間,以便讓體二極管不導電。利用這種方法,雖然體二極管導電并沒(méi)有完全消失,但其被極大減少,從而提高了整體系統效率,讓“白金”效率標準更容易達到。
評論