BU-61580芯片與PPC處理器的接口設計與分析
外設配置在PCI空間可以解決配置在CS2/CS3空間中的問(wèn)題,但是需要將PCI轉換成ISA總線(xiàn)接口。這種設計方案采用BU-61580的16緩沖方式下的非零等待方式,16透明方式及DMA方式比較合適。在實(shí)際應用中具體選用BU-61580的16緩沖方式下的非零等待方式,16透明方式及DMA方式要根據具體系統架構來(lái)決定選擇那種方式,以下對這幾種訪(fǎng)問(wèn)方式作進(jìn)一步的詳細介紹。本文引用地址:http://dyxdggzs.com/article/175852.htm
圖2為BU-61580和PPC處理器DMA方式的典型接口電路。當傳輸的數據量大于64 Kbyte時(shí)緩沖方式和透明方式都不能滿(mǎn)足要求,由于BC總線(xiàn)控制器和PPC755訪(fǎng)問(wèn)BU-61580不同步,必然會(huì )有對內存訪(fǎng)問(wèn)的總線(xiàn)沖突與仲裁問(wèn)題,如果用PPC755處理器與BU-61580直接用DMA方式進(jìn)行連接,PPC55的運行效率會(huì )受到嚴重的影響。圖2中協(xié)處理器解決此問(wèn)題,協(xié)處理器在中斷產(chǎn)生后進(jìn)行給雙口RAM寫(xiě)數或者讀數,避免了BU-61580芯片內部共享內存訪(fǎng)問(wèn)的競爭,PPC755訪(fǎng)問(wèn)BU-61580協(xié)議芯片的數據轉換到與協(xié)處理器訪(fǎng)問(wèn)雙口RAM的數據。這種方法對軟件初始化BU-61580芯片RT內存管理比較靈活。
圖3和圖4為BU-61580和PPC755處理器透明方式和緩沖方式的典型接口電路,兩種方式都需要將BU-61580的輸出握手信號連接到PPC755處理器的READY信號。透明方式比緩沖方式的優(yōu)點(diǎn)就是外部緩沖RAM可擴展到64K byte,缺點(diǎn)就是硬件上需要增加物理隔離,同時(shí)對外部緩沖RAM的訪(fǎng)問(wèn)需要BU-61580的內存讀寫(xiě)控制信號參與。在傳輸數據量比較少,BU-61580內部的4Kbyte RAM足夠用時(shí),可選用16位緩沖器接口方式。
由于BC總線(xiàn)控制器和PPC755訪(fǎng)問(wèn)BU-61580不同步,必然會(huì )有總線(xiàn)沖突與仲裁問(wèn)題,當發(fā)生訪(fǎng)問(wèn)共享內存沖突時(shí),硬件上READY信號就會(huì )加入自動(dòng)等待。這兩種接口設計方法可以將INT中斷信號連接到PPC755處理器的中斷控制器上,在中斷服務(wù)程序中處理數據,但中斷對PPC755處理器開(kāi)銷(xiāo)比較大,一般不推薦直接使用。通常采用定時(shí)查詢(xún)的方式,可以利用BU-61580RT提供的全局雙緩存存儲器管理機制,通過(guò)1#配置寄存器的第13位(CURREENT AREA B/~A)來(lái)選擇激活部分。這樣,在任意時(shí)刻,有一“激活”的堆棧指針、堆棧區域、查詢(xún)表以及若干數據塊用于1553消息處理,另外一套數據結構處于“非激活”狀態(tài)。“激活”與“非激活”RAM區域都可被主機程序訪(fǎng)問(wèn)。
4 結束語(yǔ)
本文介紹了BU-61580芯片RT方式下與PPC755的幾種存儲器接口方式。根據處理器的架構和系統的實(shí)際應用對幾種存儲器接口方式進(jìn)行了分析說(shuō)明,文中提出的幾種接口方式已經(jīng)在實(shí)際工程產(chǎn)品中得到應用,具有一定的推廣和借鑒意義。
評論