數字電源UCD92xx 輸出電壓波形的優(yōu)化
摘 要
本文引用地址:http://dyxdggzs.com/article/174968.htm基于UCD92xx 與UCD7xxx 的非隔離數字電源,其輸出電壓在軟啟動(dòng)階段經(jīng)常出現“臺階”現象,波形不平滑,尤其是輸出電壓設定為較低值時(shí),如1.0V。這種“臺階”現象與UCD92xx 軟啟動(dòng)的設計原理有關(guān),但完全可以通過(guò)一定的措施來(lái)優(yōu)化并最終解決。本文從UCD92xx 的環(huán)路和最小占空比寬度兩個(gè)方向進(jìn)行優(yōu)化與分析,最終取得了理想的效果。
1、軟啟動(dòng)原理及待優(yōu)化輸出電壓波形
數字電源UCD92xx 的軟啟動(dòng)是通過(guò)對參考電壓以步進(jìn)方式增加來(lái)實(shí)現的,整個(gè)過(guò)程是由芯片內部的軟件自動(dòng)完成的。在一款基于UCD9224 和UCD74120 的單板上測試時(shí)發(fā)現,其輸出電壓波形在軟啟動(dòng)階段有明顯的“臺階”現象,波形不平滑。
1.1 數字電源軟啟動(dòng)原理介紹
圖1 所示的是數字電源UCD92xx 的功率支路和控制支路??刂浦分饕稍赨CD92xx 芯片內部,包含誤差生成及模數轉換,環(huán)路補償,PWM計算及產(chǎn)生等。其中,參考電壓(VREF)電壓的設置亦包含在控制支路。
依據軟件算法,在軟啟動(dòng)階段,VREF 每100us 增加一次,直至軟啟動(dòng)完成,即輸出電壓達到最終的設定值。例如,輸出電壓設定為1.0V,軟啟動(dòng)的時(shí)間設置為4ms,則在軟啟動(dòng)階段輸出電壓每一次增加25mv,直至達到1.0V。
圖 1:數字電源功率級和控制級框圖
1.2 待優(yōu)化的輸出電壓波形
圖2 所示的是輸出電壓波形,可以觀(guān)察到在軟啟動(dòng)階段輸出電壓的波形不夠平滑,有明顯的“臺階”現象。
該波形是在一款基于UCD9224 和UCD74120 的參考版上測得。主要測試條件為:測試環(huán)境常溫,輸入電壓為12V,輸出電壓為1.0V,輸出端帶載20A。另外,測試時(shí),數字環(huán)路的詳細配置見(jiàn)下文2.4 節。
圖 2:輸出電壓波形
1.3 輸出電壓“臺階”現象的初步分析
評論