[組圖]實(shí)時(shí)時(shí)鐘電路設計
2.1 晶振與精度
晶體振蕩器在固定頻率振蕩器中能夠提供較高的精度,絕大多數RTC采用32.768kHz的晶體,晶體振蕩器輸出經(jīng)過(guò)分頻后會(huì )產(chǎn)生1Hz的基準來(lái)刷新時(shí)間和日期。RTC的精度主要取決于晶振的精度,溫度變化時(shí),音叉晶振所具有的拋物線(xiàn)型的頻率響應特性曲線(xiàn)如圖1所示,23ppm的溫漂大約每月產(chǎn)生1分鐘的時(shí)鐘誤差。晶振一般在特定的電容負載下,其調諧振蕩在正確的頻點(diǎn),而當晶振調諧于12.5pF負載的RTC電路中時(shí),使用6pF負載的晶振將會(huì )使時(shí)鐘變快。Dallas Semiconductor提供的所有RTC均采用內部偏置網(wǎng)絡(luò ),因而晶振可直接連接到RTC的X1、X2引腳,而不需要額外的元件。由于RTC的晶振輸入電路具有很高的輸入阻抗(大約109Ω),因此,它與晶振的連線(xiàn)猶如一個(gè)天線(xiàn),很容易耦合系統其余電路的高頻干擾。而干擾信號被耦合到晶振引腳將導致時(shí)鐘數的增加或減少??紤]到線(xiàn)路板上大多數信號的頻率高于32.768kHz,所以,通常會(huì )產(chǎn)生額外的時(shí)鐘脈沖計數。因此,晶振應盡可能靠近X1、X2引腳安裝,同時(shí)晶振、X1/X2引腳的下方最好布成地平面。圖2是一個(gè)推薦的晶振布線(xiàn)圖,其數字信號引腳需遠離晶振和振蕩器引腳,對于那些會(huì )產(chǎn)生明顯的射頻輻射的元件,設計時(shí)應加以屏蔽,并使其遠離晶振,特點(diǎn)是低功耗晶振,它對鄰近的射頻干擾非常敏感,往往會(huì )導致時(shí)鐘加快。
另外,由于振蕩器啟動(dòng)時(shí)間、晶振的性能以及線(xiàn)路板的布局有關(guān)。實(shí)際上,較大的等效串聯(lián)電阻(ESR)和過(guò)大的電容負載都會(huì )延長(cháng)振蕩器的啟動(dòng)時(shí)間,而且,ESR較大時(shí),還會(huì )造成較大的功率損耗。因此,設計時(shí)應按照對晶振特片參數的要求來(lái)選擇晶振,同時(shí)應提供合理的線(xiàn)路板布局以便使啟動(dòng)時(shí)間能夠控制在1秒鐘以?xún)取?p style="text-indent: 30px">2.2 功耗問(wèn)題
許多實(shí)時(shí)時(shí)鐘都采用電池供電,典型應用是利用一塊小的鋰電池在主電源掉電時(shí)直接驅動(dòng)振蕩器和時(shí)鐘電路。為有效延長(cháng)電池的使用壽命,振蕩器必需消耗盡可能少的能量。為了保證這一點(diǎn),應謹慎考慮振蕩器的設計。典型的高頻振蕩電路ESR較低,但設計中一般會(huì )留出5倍、甚至10倍的ESR裕量,而低頻晶振則具有較高的ESR。對于一個(gè)RTC振蕩器,或許留出2倍的負阻裕量即可,振蕩器的負阻裕量越小、耗電越低,但是,這種電路對寄生參數、噪聲非常敏感。此外,振蕩電路的負載電容對功耗也有一定影響,雖然12.5pF內部負載的RTC的耗電要比6pF負載的RTC大,但是,它通常具有更高的抗干擾能力。
3 典型應用電路
DS1340是Dallas Semiconductor推出的一款2線(xiàn)串行接口低功耗時(shí)鐘/日歷芯片,它具有涓流充電、時(shí)鐘校準功能,可提供秒、分鐘、小時(shí)、星期、日期、月、年等信息,日期在月末可按照月、年自動(dòng)調整,并帶有潤年修正。DS1340內部的電源檢測電路可檢測主電源電壓,必要時(shí)能自動(dòng)切換到備用電源供電。其典型應用電路連接方法如圖3所示,該電路的外部晶振要求典型振蕩頻率為32.768kHz,ESR低于45kΩ,負載電容為12.5pF。DS1340的數字時(shí)鐘校準功能還可補償由于晶振和溫度變化產(chǎn)生的誤差,圖4給出了時(shí)鐘校準的流程
評論