<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 消費電子 > 設計應用 > 利用CPLD解決便攜式產(chǎn)品設計的挑戰

利用CPLD解決便攜式產(chǎn)品設計的挑戰

作者: 時(shí)間:2010-12-26 來(lái)源:網(wǎng)絡(luò ) 收藏

  
  舉個(gè)例子,在萊迪思半導體的ispMACH 4000ZE 中,一個(gè)塊內的所有I/O引腳都共享一個(gè)PowerGuard(針對輸入選通,Lattice給予此特性的名稱(chēng))使能信號,稱(chēng)為塊輸入使能(BIE)信號。BIE可以用宏單元邏輯在內部產(chǎn)生,也可通過(guò)用戶(hù)I/O從外部源或輸入引腳的方式來(lái)產(chǎn)生。為增加設計的靈活性,器件有多少塊就有多少塊輸入使能信號,數目從2至16不等??梢园褍蓚€(gè)或更多的使能信號組合在一起,構成一個(gè)用戶(hù)使能信號。
  
  以6宏單元的ispMACH406?ZE器件為例,除了兩個(gè)激活的輸入,其余的都使用了PowerGuard,使動(dòng)態(tài)電流減少了99%。如圖3所示,動(dòng)態(tài)ICC從2.9毫安減少至26微安。

本文引用地址:http://dyxdggzs.com/article/166303.htm


  
  有些可以通過(guò)軟件對每個(gè)引腳單獨控制,使其為“高”或者“低”,從而進(jìn)一步減少I(mǎi)/O電流和系統總功率。電壓典型值為250mV~500mV的輸入滯后電路通常用來(lái)實(shí)現降噪和減緩輸入信號的變化,以提高信號的完整性。
  
  由于主系統電源的典型值為1.8V,大多數系統都需要LVCMOS接口。這些系統要求能與工作在TTL或LVCMOS標準的其他器件相連接。目前所有都有獨立的核心電壓和I/O電壓,其中I/O電壓能支持1.5、1.8、2.5和3.3V LVCMOS電平。諸如ispMACH 4000ZE這樣的CPLD還能夠與傳統的5V電壓LVCMOS器件接口。

電路板尺寸
  
  隨著(zhù)產(chǎn)品的體積不斷縮小,設計人員必須在非常小的電路板上集成更多的邏輯功能?,F在的CPLD可以采用超小型封裝,包括芯片級BGA(csBGA,0.5毫米間距),只需25平方毫米或49平方毫米的電路板面積。而傳統的薄型四方扁平封裝(TQFP封裝,0.8毫米間距)封裝需要100平方毫米或196平方毫米的電路板面積。
  
  當電路板空間有限時(shí),采用這些封裝非常理想。與傳統的TQFP封裝相比,這些封裝使電路板面積減少了75%以上,從而簡(jiǎn)化了電路板布線(xiàn)并降低整個(gè)系統成本。圖4為ispMACH 4000ZE csBGA封裝示意圖。BGA封裝的熱電阻值(典型值為10度/瓦)比TQFP或PQFP封裝更低(典型值20度/瓦至40度/瓦)對于降低功耗和提高器件的可靠性,它們是更好的選擇。


p2p機相關(guān)文章:p2p原理




評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>