<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設計應用 > 基于FPGA的智能儀器遠程控制系統設計

基于FPGA的智能儀器遠程控制系統設計

作者: 時(shí)間:2011-04-14 來(lái)源:網(wǎng)絡(luò ) 收藏

目前已廣泛應用于科研和工業(yè)生產(chǎn)當中,但是許多分散在不同的地理位置上,不易操作和維護,并且實(shí)時(shí)跟蹤性能差,人為誤差大,數據無(wú)法保存,另外大量高檔儀表價(jià)格相當昂貴。為解決上述難題,在計算機的提示下完成操作,可以減少人為因素造成的損壞,并提高測試數據的準確度。由于是RS 232接口,上位機用的是USB接口,所以還需由實(shí)現RS232與USB之間的接口轉換。由于可以并行處理,集成度高,可用資源豐富,所以利用進(jìn)行數據處理,可以減少上位機的工作量,減少數據處理的時(shí)間,還可以縮短周期,減小板卡體積,以便于集成到其他板卡上。

1 及接口簡(jiǎn)介
1.1 系統功能
在整個(gè)系統中,上位機可以實(shí)時(shí)對系統進(jìn)行監控,并下發(fā)相應的命令。儀器傳出的數據通過(guò)RS 232接口傳送到FPGA,FPGA根據上位機下發(fā)的命令對這些數據進(jìn)行判決、處理,然后經(jīng)過(guò)USB接口上傳給上位機,再由上位機對FPGA處理過(guò)的數據進(jìn)行顯示、存儲等操作。
1.2 USB接口芯片簡(jiǎn)介
采用的是CYPRESS半導體公司的EZ-USBFX2系列芯片CY7C68013。CY7C68013是一款高性能USB 2.0微控制器,它提供了全面的USB 2.0外圍設備解決方案。工作模式有Port,Slave FIFO和GPIFMaster三種,本方案采用Slave FIFO模式。在該模式下,外部控制器(如FPGA)可像對普通FIFO一樣對FX2中端點(diǎn)為2,4,6,8的數據緩沖區進(jìn)行讀/寫(xiě)。FX2內嵌的8051固件的功能只是配置Slave FIFO相關(guān)的寄存器,以及控制FX2何時(shí)工作在Slave FIFO模式下。一旦8051固件將相關(guān)的寄存器配置完畢,且使自身工作在Slave FIFO模式下后,外部邏輯(如FPGA)即可按照Slave FIFO的傳輸時(shí)序,高速地與主機進(jìn)行通信,而在通信過(guò)程中不需要8051固件的參與。
1.3 RS 232接口簡(jiǎn)介
RS-232C標準(協(xié)議)的全稱(chēng)是EIA-RS-232C標準。EIA-RS-232C是用正負電壓來(lái)表示邏輯狀態(tài)的,與TTL以高低電平表示邏輯狀態(tài)的規定不同。因此,為了能夠與計算機接口或終端的TTL器件連接,必須使EIA-RS-232C與TTL電路之間進(jìn)行電平和邏輯關(guān)系的變換。實(shí)現這種變換的方法可用分立元件,也可用集成電路芯片。該用的是MAX3232芯片。
RS 232的數據傳輸格式如圖1所示。

本文引用地址:http://dyxdggzs.com/article/162169.htm


RS 232傳輸格式包含起始位(1 b)、有效數據位(8 b)、奇偶校驗位(0~2 b)、停止位(1 b)。傳輸線(xiàn)在空閑時(shí)為高電平,因此起始位為低電平,停止位為高電平。奇偶校驗位可設置為奇校驗、偶校驗或不校驗,有效數據位是從低位開(kāi)始傳送。

2 FPGA設計
2.1USB接口時(shí)序
在Slave FIFO方式下,外部邏輯與FX2的連接信號如圖2所示。


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>