<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 手機與無(wú)線(xiàn)通信 > 設計應用 > AD6655在3G基站系統中的應用

AD6655在3G基站系統中的應用

作者: 時(shí)間:2010-04-28 來(lái)源:網(wǎng)絡(luò ) 收藏


153.6 MHz寬度的模擬中頻信號經(jīng)過(guò)A/D采樣后,中心頻率在30.72 MHz。數據在芯片中會(huì )進(jìn)行進(jìn)一步的數字下變頻轉換。進(jìn)入DDC的輸入數據為調制到24×、速率為96×的數據。DDC部分由四大部分組成:NCO,CIC,ISINC濾波器和RRC濾波器。NCO部分完成解調的功能,將數據分成I和Q兩路,然后I,Q數據經(jīng)過(guò)完全相同的兩個(gè)通道進(jìn)行抽取,分別進(jìn)行CIC濾波、ISINC濾波器和RRC濾波器,最后將數據抽取到1×,送給基帶。


的供電需要模擬1.8 V、數字1.8 V和I/O電壓。模擬部分的供電由LDO提供,核電壓1.8 V可以通過(guò)磁珠取自L(fǎng)DO,I/O電壓使用3.3 V以達到和FPGA相同I/O接口電平。由于單板A/D、D/A通道較多,模擬數字采用了共地處理,而模擬數字電壓進(jìn)行了電源層分割。
的控制接口采用3線(xiàn)SPI和控制部分通訊,內部寄存器通過(guò)它進(jìn)行配置和控制。有幾十個(gè)寄存器,主要為A/D模式、DDC配置、及同步控制等,芯片上電后由板卡控制單元進(jìn)行配置。

4 信號鏈的仿真
ADC采樣后,153.6 MHz中頻頻點(diǎn)的三載波信號數字化為中心頻點(diǎn)在30.72 MHz的信號。由于是實(shí)信號,因此在負頻率處有其鏡像信號。
低中頻信號進(jìn)入數字混頻器,轉換為多載波0中頻信號,同時(shí)將實(shí)數數據轉換為In-phase和Quadrature正交的兩部分分量。
AD6655的第一級濾波器為19階的半帶濾波器,它實(shí)現2倍抽取濾波,并且不能被旁路,因此它的帶寬也決定了接收鏈路的最大帶寬。器件手冊指出最大可用帶寬為采樣率的11%,在122.88 MSPS采樣率下支持的帶寬為27 MHz。AD6655還有一個(gè)66階的FIR濾波器,為抵消CIC濾波器對有用信號高頻抑制的影響,FIR中加入了Inverse Sinc函數對高頻信號進(jìn)行補償。
2級濾波器的級聯(lián)頻響如圖5所示。


經(jīng)過(guò)2級濾波器,AD6655輸出信號的頻譜特性如圖6所示。


FPGA接收到AD6655的信號,由于已經(jīng)對信號進(jìn)行了2倍、或4倍的抽取,所以FPGA的工作頻率就可以降低到ADC采樣頻率的了1/2或者1/4了。這對FPGA的型號選擇和降低成本都是有利的。
FPGA需要繼續對信號進(jìn)行濾波和抽取,以達到ACS和Blocking要求的帶外抑制度。由于A(yíng)D6655可以對數字遠端進(jìn)行-80 dBc的抑制,那么FPGA只需要對帶寬近端進(jìn)行相應的濾波,通常90階濾波器可以實(shí)現-50 dBc的帶外抑制,當然采用分級濾波的方式效果可能更明顯,并且一些濾波要在載波分路后進(jìn)行。
FPGA需要繼續對信號進(jìn)行濾波和抽取,以達到要求的ACS和Blocking帶外抑制度。由于A(yíng)D6655可以對數字遠端進(jìn)行-80 dBc的抑制,那么FPGA只需要對帶寬近端進(jìn)行相應的濾波,通常90階濾波器可以實(shí)現-50 dBc的帶外抑制,當然采用分級濾波的方式效果可能更明顯,并且一些濾波要在載波分路后進(jìn)行。

5 仿真結果和評價(jià)
由以上仿真來(lái)看,AD6655可以滿(mǎn)足上行鏈路中的,信號處理后輸出給FPGA,節省了很多FPGA的邏輯單元。在A(yíng)D6655Demo板和TD-SCDMA數字中頻板卡DIFB 3.O進(jìn)行了實(shí)測,測試結果完全符合設計要求??傊?,AD6655是一款比較合適的數字中頻接收鏈路的器件,可以系統中,具有較高的性?xún)r(jià)比。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 應用 系統 基站 3G AD6655 數字信號

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>