<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 手機與無(wú)線(xiàn)通信 > 設計應用 > 基于軟件無(wú)線(xiàn)電的衛星通信模擬源的實(shí)現

基于軟件無(wú)線(xiàn)電的衛星通信模擬源的實(shí)現

作者: 時(shí)間:2010-10-27 來(lái)源:網(wǎng)絡(luò ) 收藏

O 引言
通信中普遍采用基帶信號對載波波形的某些參量(如振幅、頻率以及相位等)進(jìn)行調制,以滿(mǎn)足系統發(fā)射和接收的需要。隨著(zhù)現代電子技術(shù)的飛速發(fā)展,器件工藝越來(lái)越先進(jìn),器件功能越來(lái)越強,實(shí)現信號調制的方法也越來(lái)越多,實(shí)現信號調制的穩定度和可靠性都在不斷提高。尤其在衛星通信系統中,信號調制的應用越來(lái)越廣泛,要求也不斷提高。采用現代數字信號處理技術(shù)實(shí)現的調制方法,各種信號的產(chǎn)生依靠軟件操作來(lái)確定,同一信號經(jīng)過(guò)數字化后可由不同的軟件模塊來(lái)實(shí)現各種調制功能。這使得硬件電路結構變得更加簡(jiǎn)單,操作更加方便,穩定度更高,可靠性更強。而且結合相應的數字信號處理軟件及控制軟件可以加載新的調制方式,形成一個(gè)通用的數字調制器,能夠方便靈活地進(jìn)行通信調制方式的擴展。
軟件無(wú)線(xiàn)電是一種基于寬帶模數/數模轉換器件、高速數字信號處理芯片,以軟件為核心(Software-Oriented)的嶄新的體系結構。軟件無(wú)線(xiàn)電技術(shù)的發(fā)展為衛星通信系統提供了良好的發(fā)展基礎。由于FPGA具有高度的靈活性和重配置性,其在基于軟件無(wú)線(xiàn)電的通信系統中應用越來(lái)越廣泛。該設計是基于軟件無(wú)線(xiàn)電,采用FPGA實(shí)現全數字調制的通用衛星信號源模塊,數據協(xié)議及調制方式任意可變,可以靈活地應用于各種衛星通信系統中。

1 硬件系統設計
軟件無(wú)線(xiàn)電技術(shù)要求靠近天線(xiàn)的地方盡可能使用寬帶的數模/數模轉換器,盡早地完成信號的數字化,從而使得無(wú)線(xiàn)電臺的功能盡可能地用軟件來(lái)定義和實(shí)現。但是由于受寬帶天線(xiàn)、高速A/D,D/A及DSP等技術(shù)水平的限制,實(shí)現一個(gè)理想的軟件無(wú)線(xiàn)電平臺的條件目前還不具備。因此,現在對軟件無(wú)線(xiàn)電的研究一方面集中在上述關(guān)鍵技術(shù)的研究上,另一方面更多地是在現有的技術(shù)條件下,研究如何最大程度地實(shí)現軟件無(wú)線(xiàn)電所要求的通用性和靈活性,將軟件化、通用化的設計思想體現到具體的應用實(shí)踐中。雖然目前基于軟件無(wú)線(xiàn)電的直接射頻收發(fā)系統的實(shí)現還有些難度,但基于中頻數字信號處理的中頻收發(fā)技術(shù)已相當成熟。本衛星通信模擬源就是采用基于軟件無(wú)線(xiàn)電的中頻發(fā)送技術(shù),以高速DAC和高端FPGA為硬件載體,給出了模擬中頻信號的輸出。系統結構框圖如圖1所示(完整的發(fā)送系統還需要混頻器、放大器及天線(xiàn)等,這不在本文的討論范疇內),FPGA對數據進(jìn)行編碼調制后再送給DAC,以產(chǎn)生中頻輸出。

本文引用地址:http://dyxdggzs.com/article/157005.htm


衛星通信模擬數據源既可由FPGA內部產(chǎn)生,也可以由外部送入。為了保證硬件平臺的通用性,本衛星通信模擬源系統的外部接口有TTL,422及LVDS等類(lèi)型,用以滿(mǎn)足各種不同的接口需要。FPGA是整個(gè)系統的核心器件,為了保證處理速度和邏輯單元的容量,采用Altera公司Str-atixⅡ系列FPGA——EP2S90F1020。EP2S90F1020擁有72 768個(gè)寄存器和72 768個(gè)算術(shù)查找表單元,另有4 Mb存儲器單元和384個(gè)9 b乘法器,其工作速度快,資源非常豐富,可以在內部進(jìn)行絕大部分的數字中頻處理運算。
為了保證中頻輸出信號的質(zhì)量,DAC的采樣時(shí)鐘最好大于等于載波頻率的4倍。如載波中頻為70 MHz,則DAC的采樣時(shí)鐘應為280 MHz或更高。再考慮系統的可編程性和升級性,采用了Analog Devices公司的超高速DAC——AD9736。AD9736的數據精度為14 b,采樣率高達1 200 MSPS,采用DDR方式LVDS數據接收器,電流型輸出,內置同步控制電路,適合應用在寬帶通信系統中。
由于硬件系統的工作頻率很高,需要采用高速電路設計方法,需要注意以下幾點(diǎn):
信號完整性 需要對板級系統進(jìn)行信號完整性仿真,注意阻抗匹配,減小關(guān)鍵信號線(xiàn)之間的串擾,控制數據總線(xiàn)之間的延時(shí);
電源完整性 需要對板級系統進(jìn)行電源完整性仿真,增加線(xiàn)和過(guò)孔上所能通過(guò)最大電流的裕量,通過(guò)在合適的位置加去耦電容,以降低電源和地平面上的交流阻抗;
電磁兼容 由于硬件屬于模/數混合電路,在布線(xiàn)時(shí)需要注意模擬部分和數字部分的隔離,采用獨立的模擬電源和數字電源以及模擬地和數字地,特別要注意降低數字部分對模擬部分的干擾;
功耗問(wèn)題 隨著(zhù)系統工作頻率的提高,系統的功耗也隨之增加,需要對關(guān)鍵器件進(jìn)行散熱處理。

2 軟件系統實(shí)現
軟件系統主要包括芯片配置、數據協(xié)議、基帶數據調制、內插成形濾波以及正交調制等模塊。芯片配置模塊主要對DAC等芯片進(jìn)行初始化配置,設置其工作方式。數據協(xié)議模塊定義了數據打包成幀的結構,協(xié)議和調制方式相對應?;鶐祿{制模塊包含各種基帶調制方式的實(shí)現,如BPSK,QPSK,OQPSK,MSK及BFSK等。內插成形濾波模塊負責對基帶調制后的數據進(jìn)行內插成形濾波,以滿(mǎn)足系統帶寬和數據率的需要。正交調制模塊主要對I/Q數據進(jìn)行數字上變頻(DUC)處理。調制方式和數據協(xié)議的選擇可通過(guò)譯碼器來(lái)實(shí)現。具體的軟件系統如圖2所示。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 編解碼器

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>