<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 手機與無(wú)線(xiàn)通信 > 設計應用 > 基于Verilog HDL濾波器的設計

基于Verilog HDL濾波器的設計

作者: 時(shí)間:2011-08-19 來(lái)源:網(wǎng)絡(luò ) 收藏

 現代計算機和通信系統中廣泛采用數字信號處理的技術(shù)和方法,其基本思路是先把信號用一系列的數字來(lái)表示,然后對這些數字信號進(jìn)行各種快速的數學(xué)運算。其目的是多種多樣的,有的是為了加密,有的是為了去掉噪聲等無(wú)關(guān)的信息,稱(chēng)為濾波;有時(shí)也把某些種類(lèi)的數字信號處理運算成為變換,如離散的傅里葉變換,小波變換等。是目前應用最廣泛的一種硬件描述語(yǔ)言,用于數字電子系統的??捎盟M(jìn)行各種級別的邏輯,并進(jìn)行數字邏輯系統的仿真驗證,時(shí)序分析,邏輯綜合。小波屬于復雜算法的電路設計,因此利用Veril—og對雙正交小波進(jìn)行建模、仿真,實(shí)現電路的自動(dòng)化設計,將是一種較為理想的方法。

本文引用地址:http://dyxdggzs.com/article/155879.htm

   介紹

   HDL是一種硬件描述語(yǔ)言,是一種以文本形式來(lái)描述數字系統硬件的結構和行為的語(yǔ)言,用它可以表示邏輯電路圖、邏輯表達式,還可以表示數字邏輯系統所完成的邏輯功能。 Verilog HDL和VHDL是目前世界上最流行的兩種硬件描述語(yǔ)言,都是在20世紀80年代中期開(kāi)發(fā)出來(lái)的。前者由Gateway Design Automation公司開(kāi)發(fā)。兩種HDL均為IEEE標準。

  Verilog HDL就是在用途最廣泛的C語(yǔ)言的基礎上發(fā)展起來(lái)的一種硬件描述語(yǔ)言,它是由GDA公司的PhilMoorby在1983年末首創(chuàng )的,最初只設計了一個(gè)仿真與驗證工具,之后又陸續開(kāi)發(fā)了相關(guān)的故障模擬與時(shí)序分析工具。1985年Moorby推出它的第三個(gè)商用仿真器Verilog-XL,獲得了巨大的成功,從而使得Verilog HDL迅速得到推廣應用。1989年CADENCE公司收購了GDA公司,使得VerilogHDL成為了該公司的獨家專(zhuān)利。1990年CADENCE公司公開(kāi)發(fā)表了Verilog HDL,并成立LVI組織以促進(jìn)Verilog HDL成為IEEE標準,即IEEE Standard 1364-1995.

  Verilog HDL的最大特點(diǎn)就是易學(xué)易用,如果有C語(yǔ)言的編程經(jīng)驗,可以在一個(gè)較短的時(shí)間內很快的學(xué)習和掌握,因而可以把Verilog HDL內容安排在與ASIC設計等相關(guān)課程內部進(jìn)行講授,由于HDL語(yǔ)言本身是專(zhuān)門(mén)面向硬件與系統設計的,這樣的安排可以使學(xué)習者同時(shí)獲得設計實(shí)際電路的經(jīng)驗。與之相比,VHDL的學(xué)習要困難一些。但Verilog HDL較自由的語(yǔ)法,也容易造成初學(xué)者犯一些錯誤,這一點(diǎn)要注意。

  l 小波的設計

  對于小波函數,要求它具有正交性、緊支集、對稱(chēng)性和平滑性。正交性可以使變換無(wú)冗余;緊支集則帶來(lái)優(yōu)良的空間分辨率;對稱(chēng)性保證了與其對應濾波器的相位為線(xiàn)性;平滑性可以產(chǎn)生較小的失真。這樣使離散二進(jìn)小波變換受到很大的限制,為此,人們提出一種雙正交的小波變換。本文設計小波濾波器正是雙正交小波變換的一種雙通道完全重構濾波器,因此可以對信號進(jìn)行分解后實(shí)現精確重構,所以對信號的濾波有很好的作用。由于它具有正變換二元上抽樣采樣和反變換二元下抽樣采樣特性,在進(jìn)行濾波器設計時(shí)可以將雙正交小波濾波器設計成具有多相結構的雙通道完全重構濾波器。雙正交小波變換可以看成原始信號通過(guò)一系列高低通濾波器濾波并經(jīng)過(guò)抽樣后所得到的結果,重構過(guò)程與此相反。為了使變換后的信號能夠完全重建,須滿(mǎn)足Y(n)=x-kX(n),在這里取k=1。雙正交小波濾波器分解和重構過(guò)程如圖1所示。

  設G(z),H(z)分別為分解低通,高通濾波器,下采樣后用H(z)濾波等價(jià)于先用H(z2)濾波,然后下采樣,所以:

  其中:Ge和Go分別是G(z)的偶數項和奇數項,He和H。分別是H(z)的偶數項和奇數項。根據式(1),式(2)可以建立雙正交小波濾波器的多相結構模型如圖2所示。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: 設計 濾波器 HDL Verilog 基于

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>