<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 手機與無(wú)線(xiàn)通信 > 設計應用 > 音頻信號數字化光纖傳輸實(shí)驗儀信道的設計與實(shí)現

音頻信號數字化光纖傳輸實(shí)驗儀信道的設計與實(shí)現

作者: 時(shí)間:2012-08-31 來(lái)源:網(wǎng)絡(luò ) 收藏

2.3.2 A/D轉換部分
模數轉換電路采用了Cirrus Logic公司出品的專(zhuān)業(yè)處理集成芯片CS5342,其工作時(shí)鐘頻率設定為18.432 MHz,由FPGA提供。由AINL和AINR管腳輸入,SDOUT輸出轉換后的串行二進(jìn)制數據,LRCK和SCLK輸出采樣頻率。M0和M1腳分別接高、低電平,以保證芯片工作在雙倍速主動(dòng)模式上,分頻產(chǎn)生采樣頻率96 MHz。另外,RST腳置高電平,各類(lèi)參考電壓引腳加入適當的濾波電容,使芯片穩定且正確地工作。其電路如圖4所示。

本文引用地址:http://dyxdggzs.com/article/154036.htm

d.JPG


2.4 發(fā)送部分
由FPGA處理后的數據要通過(guò)發(fā)送,需先將并行數據轉換為串行數據,再將串行數據轉換為光。
2.4.1 并/串轉換
電路采用串化器SN65LV1023A集成芯片,電路如圖5所示,其對應接收端由解串器SN65LV1224A集成芯片完成。SN65LV1023A可以將10位并行數據轉換為串行差分數據流,該差分數據流可以由SN65LV1224A還原為10位的并行數據。這一組芯片內部有鎖相環(huán),可以為數據輸出自己匹配時(shí)鐘。串化器SN65LV1023A參考時(shí)鐘選為18.432MHz與數據在該時(shí)鐘頻率下輸入,其芯片內部匹配產(chǎn)生數據輸出時(shí)鐘,每一個(gè)10位并行數據轉換為12位串行數據,其中多出一個(gè)起始位和一個(gè)終止位,所以有效頻率為184.32 MHz。解串器的參考時(shí)鐘也定為18.432 MHz,以滿(mǎn)足數據需求。

e.JPG


由于信號是實(shí)時(shí)不斷的,所產(chǎn)生的數據流連續進(jìn)行,所以電路不能設置進(jìn)入高阻態(tài)或省電模式,因此LV1023的DEN和PWRDN都置高電位。
串行數據的準確需要串化器和解串器同步,該組芯片采用的是隨機同步方式。串化器的SYNC1和SYNC2懸空。解串器的LOCK輸入到FP GA以對數據進(jìn)行實(shí)施控制。

數字通信相關(guān)文章:數字通信原理




評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>